[发明专利]时钟信号调节装置和方法有效
申请号: | 200710181289.1 | 申请日: | 2007-10-26 |
公开(公告)号: | CN101159535A | 公开(公告)日: | 2008-04-09 |
发明(设计)人: | 闫树军;石鸿斌 | 申请(专利权)人: | 中兴通讯股份有限公司 |
主分类号: | H04L7/00 | 分类号: | H04L7/00;G06F1/04 |
代理公司: | 北京康信知识产权代理有限责任公司 | 代理人: | 尚志峰;吴孟秋 |
地址: | 518057广东省深圳市南*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 信号 调节 装置 方法 | ||
1.一种时钟信号调节方法,用于采用时钟驱动电路和零延时缓冲器来同时提供低抖动的时钟信号和与时钟信号源同相的时钟信号,其特征在于,包括以下步骤:
步骤一,当所述时钟驱动电路的第一驱动通道的输入端接收到来自所述时钟信号源的时钟信号时,通过所述第一驱动通道的多个输出端输出多路输出时钟信号,从而得到低抖动的时钟信号;
步骤二,将所述多路输出时钟信号中的一个输出时钟信号发送至所述零延时缓冲器的输入端,并将所述零延时缓冲器的反馈输出端的输出信号发送至第二驱动通道的输入端;以及
步骤三,将所述第二驱动通道的输出信号发送至所述零延时缓冲器的反馈输入端,从而从所述零延时缓冲器的输出端输出的时钟信号具有与来自所述时钟信号源的所述时钟信号相同的相位。
2.根据权利要求1所述的方法,其特征在于,所述时钟驱动电路具有至少两个驱动通道,其中
所述至少两个驱动通道的带宽不小于来自所述时钟信号源的所述时钟信号的频率范围。
3.根据权利要求1所述的方法,其特征在于,在所述步骤一之前,还包括:
将所述时钟驱动电路的所述第一驱动通道的一个输出端连接至所述零延时缓冲器的所述输入端;
将所述零延时缓冲器的所述反馈输出端连接至所述第二驱动通道的所述输入端;以及
将所述第二驱动通道的一个输出端连接至所述驱动电路的反馈输入端。
4.根据权利要求1所述的方法,其特征在于,从所述第一驱动通道的一个输出端输出的一路时钟信号的相位是通过以下公式得到的:
Driv_nphase=system_clkphase+θ,
其中,Driv_nphase是从所述第一驱动通道的一个输出端输出的所述时钟信号的相位,system_clkphase是来自所述时钟信号源的所述时钟信号的相位,以及θ是所述第一通道的输出偏斜与输出延时的和。
5.根据权利要求1所述的方法,其特征在于,输入所述零延时缓冲器的反馈输入端的时钟信号的相位是通过以下公式得到的:
driv_fbphase=zdbphase+θ,
其中,driv_fbphase是输入所述零延时缓冲器的反馈输入端的时钟信号的相位,zdbphase是所述零延时缓冲器的输出端的时钟信号的相位,以及θ是所述第一通道的输出偏斜与输出延时的和。
6.根据权利要求4或5所述的方法,其特征在于,在所述步骤三中,
当所述零延时缓冲器的输出偏斜和输出延时为零时,所述第一驱动通道的一个输出端输出的所述时钟信号的相位与输入所述零延时缓冲器的反馈输入端的时钟信号的相位相等,从而从所述零延时缓冲器的输出端输出的时钟信号具有与来自所述时钟信号源的所述时钟信号相同的相位。
7.一种时钟信号调节装置,用于采用时钟驱动电路和零延时缓冲器来输出低抖动的时钟信号和与时钟信号源同相的时钟信号,其特征在于,包括:
低抖动信号输出模块,用于当所述时钟驱动电路的第一驱动通道的输入端接收到来自所述时钟信号源的时钟信号时,通过所述第一驱动通道的多个输出端输出多路输出时钟信号,从而得到低抖动的时钟信号;
转发模块,用于将所述多路输出时钟信号中的一个输出时钟信号发送至所述零延时缓冲器的输入端,并将所述零延时缓冲器的反馈输出端的输出信号发送至第二驱动通道的输入端;以及
同相信号输出模块,用于将所述第二驱动通道的输出信号发送至所述零延时缓冲器的反馈输入端,从而输出与来自所述时钟信号源的所述时钟信号相同的相位的时钟信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710181289.1/1.html,转载请声明来源钻瓜专利网。