[发明专利]一种带隙基准电压电路有效
申请号: | 200710302110.3 | 申请日: | 2007-12-14 |
公开(公告)号: | CN101458540A | 公开(公告)日: | 2009-06-17 |
发明(设计)人: | 李欣;陈正原 | 申请(专利权)人: | 凌阳科技股份有限公司;上海凌阳科技有限公司 |
主分类号: | G05F3/16 | 分类号: | G05F3/16 |
代理公司: | 北京德琦知识产权代理有限公司 | 代理人: | 王一斌;王 琦 |
地址: | 中国台湾新竹*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基准 电压 电路 | ||
1.一种带隙基准电压电路,该电路中包括斩波电路、控制电路和滤波电路,其特征在于,所述滤波电路由第一开关、第一电容和第二电容构成,用于对所述斩波电路输出端电压进行滤波处理,根据其滤波输出电压信号获取基准输出电压;
所述第一电容的一端连接自所述第一开关的输入端、且另一端接地;
所述第二电容的一端连接自所述第一开关的输出端、且另一端接地;
所述第一开关的输出端接至一恒流源、并控制该恒流源产生所述带隙基准电压电路的基准输出电压;
所述控制电路产生的第一时钟信号控制所述第一开关周期性地导通或断开;
所述第一时钟信号的频率足够大,以使得所述第一开关的导通时间远远小于第一充放电时间常数;
其中,所述第一充放电时间常数近似为所述第一开关的导通电阻与所述第二电容的乘积。
2.如权利要求1所述的带隙基准电压电路,其特征在于,该电路进一步包括:第二开关和第三电容,其中,
所述第三电容的一端连接自所述第二开关的输出端、且另一端接地;
所述第二开关的输入端连接自所述带隙基准电压电路的基准电压输出端;
所述控制电路产生的第三时钟信号控制所述第二开关周期性地导通或断开。
3.如权利要求2所述的带隙基准电压电路,其特征在于,
所述第二开关的导通时间远远小于第二充放电时间常数;
其中,所述第二充放电时间常数近似为所述第二开关的导通电阻与所述第三电容的乘积。
4.如权利要求3所述的带隙基准电压电路,其特征在于,
所述第三时钟信号的频率与所述第一时钟信号的频率相同。
5.如权利要求1至4中任意一项所述的带隙基准电压电路,其特征在于,所述斩波电路包括:连接自所述恒流源的正比于绝对温度PTAT电路、开关电路、运算放大器AMP,其中,
所述PTAT电路产生两路电压信号输出至所述开关电路的两个输入端;
所述开关电路包括两个输入端和两个输出端,所述两个输入端接收所述PTAT电路产生的两路输入电压信号,两个输出端接至所述AMP的两个输入端;
所述控制电路产生的第二时钟信号控制所述开关电路的两个输入端和两个输出端在平行相接与交叉相接之间切换;
所述控制电路产生的第二时钟信号控制所述AMP对接收自开关电路两个输出端的电压信号进行处理,并输出至所述第一开关的输入端。
6.如权利要求5所述的带隙基准电压电路,其特征在于,所述第二时钟信号的占空比为50%。
7.如权利要求6所述的带隙基准电压电路,其特征在于,所述第一时钟信号的频率为所述第二时钟信号的n倍,n为大于等于2的正整数。
8.如权利要求5所述的带隙基准电路,其特征在于,所述AMP为折叠共源共栅结构OTA运算放大器;
其中,所述第一电容的充放电流ΔI满足如下公式:
其中,VID为所述OTA运算放大器的两输入端间的电压差、β为所述OTA运算放大器中分别连接所述两输入端的MOS管间的跨导参数;
通过减小OTA输入差分对的偏置电流IS来减小ΔI。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于凌阳科技股份有限公司;上海凌阳科技有限公司,未经凌阳科技股份有限公司;上海凌阳科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710302110.3/1.html,转载请声明来源钻瓜专利网。