[发明专利]一种RISC处理器装置及其模拟浮点栈操作的方法有效
申请号: | 200710304656.2 | 申请日: | 2007-12-28 |
公开(公告)号: | CN101216756A | 公开(公告)日: | 2008-07-09 |
发明(设计)人: | 段玮;李晓钰 | 申请(专利权)人: | 中国科学院计算技术研究所 |
主分类号: | G06F9/38 | 分类号: | G06F9/38;G06F9/302 |
代理公司: | 北京律诚同业知识产权代理有限公司 | 代理人: | 梁挥;陈振 |
地址: | 100080北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 risc 处理器 装置 及其 模拟 浮点 操作 方法 | ||
1.一种RISC处理器装置,包括浮点寄存器堆,译码部件和浮点运算部件,其特征在于,还包括控制寄存器,用于控制利用所述浮点寄存器堆模拟浮点寄存器栈操作;
所述译码部件,包括一指针寄存器,用于维护一栈操作指针,存储栈操作指针的值;
所述浮点运算部件,包括一指针操作模块,用于对所述指针寄存器进行操作,在模拟所述浮点寄存器栈操作时,模拟所述指针寄存器的栈操作指针的栈操作,修改并监控栈操作指针的状态。
2.根据权利要求1所述的RISC处理器装置,其特征在于,所述控制模拟浮点寄存器栈,是指所述控制寄存器维护一个栈使能位,当使能位置1时,表示处理器将模拟浮点寄存器栈操作;当使能位置0时,表示处理器将不模拟浮点寄存器栈操作。
3.根据权利要求1所述的RISC处理器装置,其特征在于,所述模拟浮点寄存器栈,是利用RISC处理器中编号为0~31的32个浮点寄存器,模拟得到的。
4.根据权利要求1所述的RISC处理器装置,其特征在于,所述栈操作指针为被读、写、增1、减1操作的栈操作指针。
5.根据权利要求3所述的RISC处理器装置,其特征在于,所述利用32个浮点寄存器,模拟得到浮点寄存器栈,是指所述控制寄存器中的栈使能位被置1时,选择32个浮点寄存器中的8个寄存器,模拟X86处理器的浮点寄存器栈的序号为0~7的栈寄存器,。
6.一种RISC处理器模拟浮点栈操作的方法,其特征在于,包括下列步骤:
步骤A,根据栈使能位,决定是否选定浮点寄存器用于模拟浮点寄存器栈操作,并设置指针寄存器;
步骤B,在模拟浮点寄存器栈操作时,对指针寄存器进行操作,模拟栈操作指针的栈操作,修改并监控栈操作指针的状态。
7.根据权利要求6所述的模拟浮点栈操作的方法,其特征在于,所述步骤A包括下列步骤:
步骤A1,在控制寄存器中选择一位为浮点栈使能位;当使能位置1时,表示模拟X86的浮点寄存器栈,进行浮点寄存器栈操作;当使能位置0时,表示不模拟X86的浮点寄存器栈,不进行浮点寄存器栈操作,处理器按照正常的过程工作;
步骤A2,设置一个至少3位的指针寄存器,存放栈操作指针的值。
8.根据权利要求6或7所述的模拟浮点栈操作的方法,其特征在于,所述步骤B包括下列步骤:
设置栈操作模式,浮点栈使能位置1,允许用户模拟浮点寄存器栈操作。
9.根据权利要求6或7所述的模拟浮点栈操作的方法,其特征在于,所述步骤B包括下列步骤:
清除栈操作模式,浮点栈使能位置0,不允许用户模拟浮点寄存器栈操作。
10.根据权利要求6或7所述的模拟浮点栈操作的方法,其特征在于,所述步骤B包括下列步骤:
栈操作指针值增1。
11.根据权利要求6或7所述的模拟浮点栈操作的方法,其特征在于,所述步骤B包括下列步骤:
栈操作指针值减1。
12.根据权利要求6或7所述的模拟浮点栈操作的方法,其特征在于,所述步骤B包括下列步骤:
读栈操作指针值。
13.根据权利要求6或7所述的模拟浮点栈操作的方法,其特征在于,所述步骤B包括下列步骤:
写栈操作指针值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院计算技术研究所,未经中国科学院计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710304656.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种简化的译码电路结构
- 下一篇:微波炉烤盘及其制作方法