[发明专利]差模线对的长度补偿方法及其长度计算方法与存储媒体无效
申请号: | 200710307303.8 | 申请日: | 2007-12-27 |
公开(公告)号: | CN101470765A | 公开(公告)日: | 2009-07-01 |
发明(设计)人: | 林宇森 | 申请(专利权)人: | 英业达股份有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 上海专利商标事务所有限公司 | 代理人: | 陈 亮 |
地址: | 台湾省台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 差模线 长度 补偿 方法 及其 计算方法 存储 媒体 | ||
技术领域
本发明是有关于一种电路布局,且特别是有关于一种差模线对的长度补偿方法及其蜿蜒型延迟线的补偿长度计算方法。
背景技术
随着科技的日益进步,数字电路的工作频率越来越高,许多不理想的电磁效应也因此产生。以印刷电路板(Printed Circuit Board,PCB)为例,当信号在传输线上传递时,由于电磁波会通过介质向外传递,而产生电磁辐射现象。此电磁辐射会影响其他电子元件正常工作,即所谓电磁干扰(ElectromagneticInterference,EMI)。现今数字电路中,元件的单位密度持续增加,使得在PCB的线路设计上面临许多考验。在实际布线中,会因为转角等诸因素而造成关键线路对(例如差模线对)的路径不等长。
图1是说明配置差模线对的线路布局图。图1中P11与P12分别表示差模线对的二条线路。当差模线对P11与P12经过转角后,很明显地外圈线路P11的信号路径长度必然比内圈线路P12的信号路径长度还要长。此路径长度不相同所引起的相位差(phase skew)会产生共模杂讯(common mode noise),进而对信号完整度造成影响以及产生电磁干扰的来源。因此,为了确保关键线路路径长度相同,一般会应用“蛇行线”(serpentine)的线路设计技巧来补偿内圈线路P12的路径长度。
传统技术所设计的蛇行线均以线路的中线(如图1中的虚线所示)来估算线路路径长度。此一作法看似合理,然而实际电流却不一定会依循线路的中线来流动。该常见技术将造成线路布局无法达到实际信号路径等长的要求,进而形成无法忽视的共模杂讯。
发明内容
本发明提供一种蜿蜒型延迟线的补偿长度计算方法,以更精确地计算出实际信号路径在蜿蜒型延迟线中的补偿长度。
本发明提供一种差模线对的长度补偿方法,以更精确地设计出实际信号路径等长的差模线对。
本发明提出一种蜿蜒型延迟线的补偿长度计算方法。此补偿长度计算方法包括:计数蜿蜒型延迟线的斜边数A;计数蜿蜒型延迟线的转角数B;测量蜿蜒型延迟线的线宽W;测量蜿蜒型延迟线的平行线段高度S1;以及计算等式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英业达股份有限公司,未经英业达股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710307303.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:静态图像目标的特征信息提取方法及装置
- 下一篇:电子字典的更新方法