[实用新型]数据传输电路及应用所述数据传输电路的电视机无效
申请号: | 200720020475.2 | 申请日: | 2007-04-10 |
公开(公告)号: | CN201041670Y | 公开(公告)日: | 2008-03-26 |
发明(设计)人: | 张钰枫 | 申请(专利权)人: | 青岛海信电器股份有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;H04N5/00 |
代理公司: | 青岛联智专利商标事务所有限公司 | 代理人: | 邵新华 |
地址: | 266100山东*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据传输 电路 应用 电视机 | ||
技术领域
本实用新型属于数据通信技术领域,具体地说,是涉及一种为节约主芯片地址数据复用引脚而专门设计的数据传输电路。
背景技术
随着电视机功能的日益扩展,视频解码板上主芯片所要完成的功能越来越多,需要与外围功能芯片进行数据通信的情况也越来越普遍。在现有的电视机电路设计中,数据信号传输要求发送芯片和接收芯片的地址线和数据线必须一一对应,且不能复用,这导致在串行数据传输过程中,主芯片引脚占用过多,不仅浪费了主芯片的引脚资源,而且增加了芯片的设计成本。比如,在现有的电视机视频解码板上,主芯片需要与FLASH芯片进行连接通信,完成数据的存取过程。由于一般的FLASH芯片大都包括19条地址线和8条数据线,这就需要占用主芯片的27条地址线、数据线与其连接,完成芯片间的数据读写任务。由此可见,主芯片的端口资源浪费严重,不利于电路板的整体布局。
实用新型内容
本实用新型为了解决现有技术中芯片间进行数据通信需要占用主芯片较多端口资源的问题,提供了一种新型的数据传输电路,通过在两芯片间增加锁存器,有效节约了主芯片的地址线、数据线端口,方便了整机电路的设计。
为解决上述技术问题,本实用新型采用以下技术方案予以实现:
一种数据传输电路及应用所述数据传输电路的电视机,包括主芯片和与其进行数据传输的子芯片,其中,在所述主芯片中包含有多路用于传输地址信号和数据信号的I/O口,在所述I/O口中包含有多路地址/数据复用端口,所述地址/数据复用端口连接一锁存器的输入端,所述锁存器的输出端根据其锁存信号的类型不同选择连接子芯片的数据引脚或者地址引脚;所述锁存器的其余地址和/或数据引脚与主芯片的所述I/O口对应连接;所述锁存器的使能端接收主芯片发出的控制信号。
为了实现主芯片对子芯片读写操作的准确控制,所述子芯片的读、写控制引脚分别与主芯片的读、写信号端口对应连接。
进一步地,所述主芯片与子芯片之间进行串行数据传输,其中,子芯片的地址引脚数量为M,数据引脚数量为N,所述M和N均为自然数,且M≥N;在所述主芯片中包含有M位地址端口,其低N位为地址/数据复用端口。
其中,在使用所述的锁存器进行地址锁存时,所述主芯片的N位地址/数据复用端口一方面连接锁存器的输入端,另一方面连接子芯片的数据端;所述锁存器的输出端连接子芯片的低N位地址引脚,主芯片的高(M-N)位地址端口与子芯片的高(M-N)位地址引脚对应连接。
而在使用所述的锁存器进行数据锁存时,所述主芯片的N位地址/数据复用端口连接锁存器的输入端,锁存器的输出端连接子芯片的数据端;所述主芯片的M位地址端口与子芯片的M位地址引脚对应连接。
再进一步地,所述子芯片可以为数据存储器,例如FLASH芯片、RAM芯片等等。
与现有技术相比,本实用新型的优点和积极效果是:本实用新型通过在两个串行通信芯片的地址或者数据引脚之间连接锁存器,有效减少了主芯片用于传输地址信号或者数据信号的引脚数量,解决了主芯片端口资源紧缺的问题,具有线路结构简单、成本低、适用面广等显著优势,达到了节约主芯片端口资源的目的,方便了电路板的整体设计。
附图说明
图1是本实用新型所提出的数据传输电路原理图。
具体实施方式
下面结合附图和具体实施方式对本实用新型作进一步详细地说明。
随着芯片集成度的日益升高,电视机中用于视频解码的主处理芯片所能完成的功能越来越多,需要与其连接的外围电路也变得越来越复杂,这就要求在所述的主芯片上配置数量较多的信号端口来连接不同的外围电路。我们都知道,芯片端口越多,芯片的价格也就越贵,这对于在市场竞争尤为激烈的家电产品中应用起来就越不经济。因此,如何有效的节约主芯片的端口资源,以降低主芯片的成本是本实用新型所要解决的问题。
在目前的视频解码主芯片中设计有大量的GPIO口,其中一部分专门用来传输地址信号和数据信号,为了节约主芯片的GPIO口资源,可以对这些地址端口和数据端口进行复用,分时传输数据信号和地址信号,本实用新型称这些端口为地址/数据复用端口。在本实用新型的数据传输电路设计中,将这些地址/数据复用端口与一锁存器的输入端相连接,对主芯片输出的地址信号或者数据信号进行暂存;锁存器的使能端接收主芯片发出的控制信号,决定其输出端何时跟随输入端变化;锁存器的输出端根据其锁存信号的类型不同选择连接子芯片的数据引脚或者地址引脚;所述锁存器的其余地址和/或数据引脚与主芯片的所述GPIO口对应连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于青岛海信电器股份有限公司,未经青岛海信电器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200720020475.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:智能设备以及智能设备控制方法
- 下一篇:信息处理装置、信息处理方法以及程序