[实用新型]一种8位微控制器无效
申请号: | 200720067379.3 | 申请日: | 2007-02-14 |
公开(公告)号: | CN201075216Y | 公开(公告)日: | 2008-06-18 |
发明(设计)人: | 岳卫杰;张继文;沈振杰;潘松;袁俊 | 申请(专利权)人: | 上海海尔集成电路有限公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78;G06F13/38 |
代理公司: | 上海智信专利代理有限公司 | 代理人: | 王洁 |
地址: | 200030上海市中*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 控制器 | ||
技术领域
本实用新型涉及半导体集成电路设计领域,尤其涉及一种8位微控制器。
背景技术
随着深亚微米CMOS集成电路生产工艺的不断进步,微控制器(MCU)的集成度越来越高。完善的特殊功能部件和外设,可易于微控制器的内部功能执行,以及与外设进行通讯。
现有的8位微控制器可单独集成高速串行外围(HSPI)接口、高速芯片间总线(HIIC)接口、高速同步异步接收发送器(HUSART)接口、高速异步接收发送器(HUART)、高速并行通讯接口(PSP)、模数转换器(ADC),但还没有一款芯片将所述部件全部集成。
此外,现有的微控制器的中央处理单元(CPU)内置的程序存储器的容量固定,不能根据实际需要调节,缺乏灵活性。
发明内容
有鉴于此,本实用新型的目的在于提供一种8位微控制器,集成高速串行外围接口、高速芯片间总线接口、高速同步异步接收发送器接口、高速异步接收发送器接口、高速并行通讯接口和模数转换器,使其更易于与外设通讯,并极大地降低了使用所述微控制器的成本。
本实用新型是通过以下技术方案实现的:一种8位微控制器,至少包括内核、外设和特殊功能部件。其中,所述内核至少包括中央处理单元,用于数据运算及控制各个子模块;时钟发生器,用于产生微控制器的工作时钟;复位逻辑,用于于微控制器的复位操作;程序存储器接口,用于与程序存储器相接;静态数据随机存储器接口,用于与静态数据随机存储器相接。所述中央处理单元至少包括程序存储器和静态数据随机存储器。所述特殊功能部件至少包括定时器,用于计数和定时操作;捕捉/比较/脉宽调制子模块,用于捕捉信号边沿,进行目标事件比较或产生周期、占空比可调的脉宽调制输出;模数转换器,用于将模拟信号转换为数字信号。所述外设至少包括输入输出端口、通用异步接收发送器、高速串行外围接口、高速芯片间总线接口、高速同步异步接收发送器接口、高速异步接收发送器接口、高速并行通讯接口。所述外设皆是微控制器与外接设备之间的通讯接口。上述各模块通过总线实现相互通讯。
进一步地,所述输入输出端口的数量是5。
进一步地,所述高速同步异步接收发送器接口的工作模式有全双工异步模式、半双工同步主控模式、半双工同步从动模式。
进一步地,所述定时器的数量是5。
进一步地,所述捕捉/比较/脉宽调制子模块共同复用一个引脚。
进一步地,所述捕捉/比较/脉宽调制子模块的捕捉功能可捕捉信号的每个下降沿、每个上升沿、每4个上升沿、每16个上升沿四种状态。
进一步地,所述模数转换器的时钟是Frc、Fosc/2、Fosc/8、Fosc/32的任意一个,其中,Fosc是所述中央处理单元的工作时钟,Frc是所述模数转换器专用阻容振荡器所产生的时钟。
进一步地,所述模数转换器是10位。
进一步地,所述模数转换器有8路模拟输入端。
本实用新型的有益效果在于:所述微控制器集成了高速串行外围接口、高速芯片间总线接口、高速同步异步接收发送器接口、高速异步接收发送器接口、高速并行通讯接口,微控制器可同时与相应的多种外设通讯。
此外,所述微控制器还集成了模数转换器,不需再外接该部件,降低了使用微控制器的成本。
附图说明
图1是本实用新型的结构框图。
具体实施方式
以下结合附图和具体实施例对本实用新型作详细说明。
图1是本实用新型的结构框图。如图1所示,本实用新型的微控制器包括内核、外设和特殊功能部件。其中,框1所示的即是内核,包括CPU,用于数据运算及控制各个子模块;时钟发生器,用于产生微控制器的工作时钟;复位逻辑,用于控制微控制器的复位;程序存储器接口,用于与程序存储器相接;静态数据随机存储器接口,用于与静态数据随机存储器(SRAM)相接。
所述外设包括输入输出(I/O)端口、HSPI、HIIC、HUSART、HUART、PSP。I/O端口包括PA,PB、PC、PD、PE五个端口。端口PA是双向6位锁存器;端口PB是双向8位端口,低四位PB0~PB3可作为边沿触发的四个外部中断的输入引脚,而高四位PB4~PB7可作为电平触发的一个中断的输入引脚,也即是PB4~PB7触发同一个中断;端口PC是双向8位端口;端口PD是双向8位端口,PD可复用为并行数据总线;端口PE是双向3位锁存器。上述五个端口皆包含TTL SMT输入驱动器和TTL输出驱动器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海海尔集成电路有限公司,未经上海海尔集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200720067379.3/2.html,转载请声明来源钻瓜专利网。