[实用新型]VGA接口电路有效
申请号: | 200720122179.3 | 申请日: | 2007-08-17 |
公开(公告)号: | CN201084380Y | 公开(公告)日: | 2008-07-09 |
发明(设计)人: | 何广举 | 申请(专利权)人: | 康佳集团股份有限公司 |
主分类号: | G09G5/00 | 分类号: | G09G5/00;G06F3/14 |
代理公司: | 深圳市顺天达专利商标代理有限公司 | 代理人: | 高占元 |
地址: | 518053广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | vga 接口 电路 | ||
技术领域
本实用新型涉及接口电路,更具体地说,涉及一种能实现串口通讯和VGA口EDID读写的自动识别的VGA接口电路。
背景技术
已有技术的VGA口和串行接口是独立的两个接口,物理上占用空间较大,不适合目前越来越多的小型化需求;而且总体元件多,成本较高,同时不利于生产和维修。
实用新型内容
本实用新型要解决的技术问题在于,针对现有技术的上述缺陷,提供一种能实现串口通讯和VGA口EDID读写的自动识别的VGA接口电路。
本实用新型解决其技术问题所采用的技术方案是:构造一种VGA接口电路,包括VGA显示接口、与所述VGA显示接口的9脚连接并根据所述9脚的电平进行电路切换的切换信号产生电路、用于将CPU的TX信号缓冲传递到所述VGA显示接口的12脚的TX缓冲切换电路、和用于将所述VGA显示接口的15脚的RX信号缓存传递到CPU的RX端的RX缓冲切换电路。
在本实用新型所述的VGA接口电路中,所述切换信号产生电路包括:三极管V350、二极管VD336、电阻R312、电阻R313、电阻R314;其中,所述三极管V350的基极通过所述电阻R313连接到所述VGA显示接口的9脚、发射极连接到5V电源、集电极通过所述电阻R314连接到地;所述二极管VD336的阳极与地连接、阴极连接到所述VGA显示接口的9脚;所述电阻R312的一端与5V电源连接、另一端与所述三极管V350的基极连接。
所述TX缓冲切换电路包括:三极管V316、三极管V317、电阻R315、电阻R316;其中,所述三极管V316的基极通过电阻R316连接到CPU的TX端、发射极连接到地、集电极与所述三极管V317的基极连接;所述三极管V317的集电极连接到所述VGA显示接口的12脚、发射极连接到地;所述电阻R315的一端与所述三极管的集电极连接、另一端连接到所述RX缓冲切换电路。
所述RX缓冲切换电路包括:三极管V318、三极管V323、二极管VD316、电阻R317、电阻R318、电阻R319、电阻R398、电阻R399;其中,所述三极管V318的集电极与CPU的RX端连接、发射极连接到地、基极通过所述电阻R399连接到所述三极管V323的集电极;所述三极管V323的发射极连接到所述切换信号产生电路、基极与所述二极管VD316的阳极连接;所述二极管VD316的阴极通过所述电阻R319连接到所述VGA显示接口的15脚;所述电阻R317的一端与所述二极管VD316的阳极连接、另一端连接到所述TX缓冲切换电路;所述电阻R398的一端与所述三极管V323的集电极连接、另一端连接到地;所述电阻R318的一端与所述三极管V318的集电极连接、另一端连接到3.3V电源。
实施本实用新型的VGA接口电路,具有以下有益效果:利用现有VGA接口及电路,巧妙叠加串口及切换电路,节省串口的RS232电平转换电路和通讯接口插座,实现串口通讯和VGA口EDID读写的自动识别,简化电路、节省印制板的空间,降低整机成本。
附图说明
下面将结合附图及实施例对本实用新型作进一步说明,附图中:
图1是本实用新型VGA接口电路的电路方框图。
具体实施方式
如图1所示,在本实用新型的VGA接口电路中,将串口插座及串口电平转换电路取消,使用串口时由功能相似的外部转接电路提供转换功能。由于串口通讯的使用频次较少,一般维修人员才使用,因此可以用少量的外部转换电路,通过多台设备通用一个转换模块的办法,省去每台设备上的串口电路,以达到节约端口器件和降低成本的目的。由于VGA的EDID的IIC总线信号SCL、SDA和串口的收发信号RX、TX复用,因此需要自动识别和切换电路。其包括VGA显示接口、与VGA显示接口的9脚连接并根据所述9脚的电平进行电路切换的切换信号产生电路1、用于将CPU的TX信号缓冲传递到VGA显示接口的12脚的TX缓冲切换电路2、和用于将VGA显示接口的15脚的RX信号缓存传递到CPU的RX端的RX缓冲切换电路3。
外部控制信号由VGA的9脚提供,切换信号产生电路1以VGA的9脚电平的高低作为电路切换的依据,由于EDID读写时9脚才会是高电平(5V),因而本电路具有自动识别、切换的功能。当VGA的9脚为高电平(>2.5V,正常为5V)时,V350截至,标识为“VGA/串口”的控制线处于0V低电平以关闭串口通讯,只允许进行VGA的EDID读写操作;相反,当VGA的9脚为低电平(<2V,正常为0V)时,V350导通,标识为“VGA/串口”的控制线处于5V高电平以开启串口通讯,此时不能进行EDID读写操作。EDID读写状态:当标识为“VGA/串口”的控制线处于0V低电平时,三极管V317、V323保持截至状态,串口的TX/RX通讯被停止,CPU_RX端保持高电平;此时可以并且只能进行VGA的EDID读写操作。串口通讯状态:当上述控制线处于高电平,TX缓冲切换电路2就成了典型两级反相OC电路,CPU的TX信号经缓冲后发至VGA的12脚;RX缓冲切换电路3就成了典型两级反相电路,将VGA的15脚的RX信号以1.2V左右的门限缓冲后发至CPU的RX端;此时可以进行串口通讯工作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于康佳集团股份有限公司,未经康佳集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200720122179.3/2.html,转载请声明来源钻瓜专利网。