[实用新型]宽带数字中频软件无线电数字集群基站收发信机有效
申请号: | 200720122464.5 | 申请日: | 2007-08-24 |
公开(公告)号: | CN201156809Y | 公开(公告)日: | 2008-11-26 |
发明(设计)人: | 付文良;连全斌;张宗军;马明;蒲德胜 | 申请(专利权)人: | 深圳哈达讯通信技术有限公司 |
主分类号: | H04Q7/30 | 分类号: | H04Q7/30;H04B7/005 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518053广东省深圳*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 宽带 数字 中频 软件 无线电 集群 基站 收发 | ||
1.一种宽带数字中频软件无线电数字集群基站收发信机,其特征包括宽带射频前端部件和载波处理板,所述的宽带射频前端部件包括接收通道和发射通道,所述的接收通道包括依次联接的射频接收滤波器RF BPF、低噪声放大器LNA、下变频器、接收用中频滤波器IF BPF和中频自动增益控制放大器AGC,所述的射频接收滤波器RF BPF与天线双工器联接;所述的发射通道包括依次联接的发射用中频滤波器IF BPF、中频放大器Amp、上变频器、射频发射滤波器RF BPF和射频功率放大器PA,所述的射频功率放大器PA与天线双工器联接;所述的载波处理板包括模数转换模块ADC、数模转换模块DAC、现场可编程门阵列器件FPGA、数字信号处理器DSP和时钟单元,所述的模数转换模块ADC与前述接收通道的中频自动增益控制放大器AGC联接,所述的数模转换模块DAC与前述发射通道的发射用中频滤波器IF BPF联接;现场可编程门阵列器件FPGA联接于模数转换模块ADC、数模转换模块DAC与数字信号处理器DSP之间;数字信号处理器DSP的另一端与逻辑链路控制层LLC联接;所述的时钟单元设有分别与宽带射频前端部件、模数转换模块ADC、数模转换模块DAC、现场可编程门阵列器件FPGA、数字信号处理器DSP联接并为其提供同源时钟的各端口。
2.根据权利要求1所述的一种宽带数字中频软件无线电数字集群基站收发信机,其特征在于:所述载波处理板的现场可编程门阵列器件FPGA包括设有多个载波信道的接收信道和发射信道;所述接收信道的载波信道包括数字正交下变频器、CIC抽取滤波器、多级HB滤波器以和数字低通滤波器,所述的数字正交下变频器包括两个用于完成信号混频的数字乘法器和一个用于产生两路相互正交的载波数字载波发生器NCO;所述发射信道的载波信道包括RRC滤波器、低通滤波器、多级HB内插滤波器、CIC内插滤波器和数字正交上变频器,所述的数字正交上变频器包括两个用于完成信号混频的数字乘法器和一个用于产生两路相互正交的载波数字载波发生器NCO。
3.根据权利要求1或2所述的一种宽带数字中频软件无线电数字集群基站收发信机,其特征在于:所述载波处理板的现场可编程门阵列器件FPGA设有接收用基带数字信号处理装置和发射用基带数字信号处理装置,所述接收用基带数字信号处理装置包括依次联接的残留频偏校正模块、SRRC匹配滤波模块、码元同步模块、差分解调及判决模块和时隙同步数据帧输出模块;所述发射用基带数字信号处理装置包括依次联接的时隙成帧模块、基带差分调制模块、内插模块和SRRC匹配滤波模块。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳哈达讯通信技术有限公司,未经深圳哈达讯通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200720122464.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:改进型近视回归镜
- 下一篇:一种带刀片储存盒的裁纸刀