[发明专利]半导体集成电路、包括半导体集成电路的系统设备及半导体集成电路控制方法有效
申请号: | 200780001310.3 | 申请日: | 2007-08-31 |
公开(公告)号: | CN101356516A | 公开(公告)日: | 2009-01-28 |
发明(设计)人: | 马场充茂 | 申请(专利权)人: | 株式会社理光 |
主分类号: | G06F13/16 | 分类号: | G06F13/16;H01L27/04;G06F12/06;H03K19/0175;H01L21/822;H04N5/225 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 钱大勇 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 集成电路 包括 系统 设备 控制 方法 | ||
1.一种半导体集成电路,其将外部电路和控制该外部电路的主机进行 接口连接,并从可重写外部存储器中获取用于将该外部电路与该主机进行接 口连接的数据,该半导体集成电路包括:
外部端子,外部信号线组连接于其上,该外部信号线组包括并联连接外 部电路和可重写外部存储器的信号线;
外部端子接口电路,被配置为经由该外部信号线组将该半导体集成电路 与该外部电路或所连接的该可重写外部存储器进行接口连接;以及
控制电路,被配置为激活或禁止该外部电路和该可重写外部存储器;
其中,该控制电路被配置为激活将要经由该外部端子接口电路接入的该 外部电路或可重写外部存储器,且该控制电路被配置为当从外部电路输入数 据/输出数据到外部电路时激活外部电路并禁止可重写外部存储器,而当从可 重写外部存储器输入数据/输出数据到可重写外部存储器时激活可重写外部 存储器并禁止外部电路。
2.如权利要求1所述的半导体集成电路,其中,该控制电路被配置为 通过控制提供给该外部电路和可重写外部存储器的电源来激活或禁止该外 部电路和可重写外部存储器。
3.如权利要求1所述的半导体集成电路,其中,该控制电路被配置为 使用控制信号来激活或禁止该外部电路和可重写外部存储器。
4.如权利要求1所述的半导体集成电路,还包括:
内部易失性存储器;
其中该控制电路被配置为从该可重写外部存储器中读取数据,将读取的 数据存储在该内部易失性存储器中,以及使用所存储的数据接入该外部电 路。
5.如权利要求4所述的半导体集成电路,其中
该控制电路包括包含预先安装的程序的内部非易失性存储器和根据该 预先安装的程序而工作的CPU;以及
该CPU被配置为从该可重写外部存储器中读取用于接入该外部电路的 程序,并且将该程序存储在内部易失性存储器中。
6.如权利要求4所述的半导体集成电路,其中
该控制电路包括包含预先安装的程序的内部非易失性存储器、根据该预 先安装的程序而工作的CPU和由该CPU控制的DMA控制器;以及
该CPU被配置为使得该DMA控制器从该可重写外部存储器中读取用于 接入该外部电路的程序,并且使得该DMA控制器将所读取的程序存储在内 部易失性存储器中。
7.一种包括半导体集成电路的系统设备,包括:
外部电路;和
可重写外部存储器;
该半导体集成电路被配置为将该外部电路和控制该外部电路的主机进 行接口连接,并从该可重写外部存储器中获取用于将该外部电路与该主机进 行接口连接的数据;其中
该半导体集成电路包括:
外部端子,外部信号线组连接于其上,该外部信号线组包括并联连 接外部电路和可重写外部存储器的信号线,
外部端子接口电路,被配置为经由该外部信号线组将该半导体集成 电路与该外部电路或所连接的该可重写外部存储器进行接口连接;以及
控制电路,被配置为激活或禁止该外部电路和该可重写外部存储 器,
其中,该控制电路被配置为激活将要经由该外部端子接口电路接入 的该外部电路或可重写外部存储器,且该控制电路被配置为当从外部电路输 入数据/输出数据到外部电路时激活外部电路并禁止可重写外部存储器,而当 从可重写外部存储器输入数据/输出数据到可重写外部存储器时激活可重写 外部存储器并禁止外部电路。
8.如权利要求7所述的系统设备,其中,该控制电路被配置为通过控 制提供给该外部电路和可重写外部存储器的电源来激活或禁止该外部电路 和可重写外部存储器。
9.如权利要求7所述的系统设备,其中,该控制电路被配置为使用控 制信号来激活或禁止该外部电路和可重写外部存储器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社理光,未经株式会社理光许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200780001310.3/1.html,转载请声明来源钻瓜专利网。