[发明专利]具有多块擦除模式的非易失性存储器及其方法有效
申请号: | 200780007004.0 | 申请日: | 2007-01-22 |
公开(公告)号: | CN101496109A | 公开(公告)日: | 2009-07-29 |
发明(设计)人: | 理查德·K·埃吉基;乔恩·S·乔伊 | 申请(专利权)人: | 飞思卡尔半导体公司 |
主分类号: | G11C11/34 | 分类号: | G11C11/34 |
代理公司: | 中原信达知识产权代理有限责任公司 | 代理人: | 陆锦华;穆德骏 |
地址: | 美国得*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 擦除 模式 非易失性存储器 及其 方法 | ||
1.一种用于提供可靠擦除操作的方法,包括:
提供包括预定数目的块的存储器;
使能所述预定数目的块的并行擦除操作模式;
从计数器读取计数值;
确定所述计数值小于最大计数值;
当处于并行擦除操作模式时,并行擦除所述预定数目的块中的两 个或更多个块;
当擦除了所述两个或更多个块时,递增所述计数值以产生递增的 计数值;以及
确定递增的计数值大于或等于最大计数值,并且作为响应,禁止 所述并行擦除操作模式,使得所述预定数目的块的所有随后的擦除操 作串行发生。
2.根据权利要求1所述的方法,进一步包括:在禁止所述并行擦 除操作模式的步骤已经发生后,一次仅擦除一个块。
3.根据权利要求1所述的方法,其中所述预定数目的块的随后的 擦除操作包括下述组中的至少一个,所述组包括:仅擦除一个块、和 串行地擦除多个块。
4.根据权利要求1所述的方法,其中当处于并行擦除操作模式时 并行擦除所述预定数目的块中的两个或更多个块的步骤包括:
使用福勒-诺德海姆沟道擦除方法,来擦除所述两个或更多个块。
5.根据权利要求1所述的方法,其中当处于并行擦除操作模式时 并行擦除所述预定数目的块中的两个或更多个块的步骤进一步的特征 在于:在完成所述擦除步骤时产生擦除完成信号。
6.根据权利要求5所述的方法,其中所述递增步骤进一步的特征 在于:对产生所述擦除完成信号的出现进行计数。
7.根据权利要求1所述的方法,其中所述递增步骤进一步的特征 在于:产生计数,并且将所述计数存储在所述存储器的非易失性的且 用户不能访问的部分中。
8.一种电路,包括:
具有多个块的非易失性存储器,其中所述非易失性存储器具有擦 除模式,所述擦除模式包括:并行擦除模式,所述并行擦除模式允许 在擦除操作期间并行地擦除多个块;以及正常擦除模式,所述正常擦 除模式允许在擦除操作期间串行地擦除多个块;以及
耦合到所述非易失性存储器的存储器控制电路,包括计数控制电 路和擦除控制电路,其中:
所述计数控制电路保持对擦除操作执行数目的计数;以及
当所述计数低于预定数目并且所述并行擦除模式已被选择时,所 述擦除控制电路使能所述并行擦除模式,以及当所述并行擦除模式已 被选择并且所述计数等于或大于所述预定数目时,所述擦除控制电路 禁用所述并行擦除模式并且使得串行地擦除多个块。
9.根据权利要求8所述的电路,进一步包括耦合到所述存储器和 所述存储器控制电路的电压产生器。
10.根据权利要求9所述的电路,其中所述电压产生器提供擦除 电压,并且其中,所述并行擦除模式包括:
同时向所述多个块施加所述擦除电压的第一多个脉冲;
检测所述多个块的擦除是否不成功;以及
如果所述检测确定所述擦除不成功,则向所述多个块施加第二多 个脉冲。
11.根据权利要求8所述的电路,其中所述存储器进一步包括测 试块,该测试块耦合到存储所述计数的所述计数控制电路。
12.根据权利要求11所述的电路,其中所述计数控制电路包括比 较器,该比较器将所述测试块中存储的所述计数与所述预定数目进行 比较。
13.根据权利要求8所述的电路进一步包括状态寄存器,其中当 执行擦除操作中的一个模式的步骤发生时,所述计数控制电路向所述 状态寄存器提供擦除完成信号,并且当所述计数等于或者大于所述预 定数目时,提供并行擦除模式禁止信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于飞思卡尔半导体公司,未经飞思卡尔半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200780007004.0/1.html,转载请声明来源钻瓜专利网。