[发明专利]多处理器系统以及使多处理器系统的调试处理同步的方法无效
申请号: | 200780031145.6 | 申请日: | 2007-08-20 |
公开(公告)号: | CN101506777A | 公开(公告)日: | 2009-08-12 |
发明(设计)人: | 乌韦·施特伯 | 申请(专利权)人: | NXP股份有限公司 |
主分类号: | G06F11/36 | 分类号: | G06F11/36 |
代理公司: | 北京天昊联合知识产权代理有限公司 | 代理人: | 陈 源;张天舒 |
地址: | 荷兰艾*** | 国省代码: | 荷兰;NL |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 处理器 系统 以及 调试 处理 同步 方法 | ||
1.一种用于使具有多个处理器(2.1-2.3)的多处理器系统(1)的调试处理同步的方法,包括以下步骤:
如果通过STOP信号(STOP#2.1-STOP#2.3)请求用于处理器(2.1-2.3)之一的调试处理,那么对其他处理器(2.1-2.3)声明HALT信号(HALT#2.1-HALT#2.3)直到对它们声明了用于调试请求的STOP信号(STOP#2.1-STOP#2.3)为止,
对已经完成调试处理的每个处理器(2.1-2.3)声明各自的HALT信号(HALT#2.1-HALT#2.3)直到其他处理器(2.1-2.3)已经完成它们各自的调试处理,
在取消对全部HALT信号(HALT#2.1-HALT#2.3)和/或STOP信号(STOP#2.1-STOP#2.3)的声明并且完成全部调试处理之后,同步启动全部处理器(2.1-2.3)。
2.如权利要求1所述的方法,其中如果声明了请求处理器(2.1-2.3)调试处理的STOP信号(STOP#2.1-STOP#2.3),那么就取消对该处理器(2.1-2.3)的HALT信号(HALT#2.1-HALT#2.3)的声明。
3.如权利要求1或2所述的方法,其中取消对所述处理器(2.1-2.3)的HALT信号(HALT#2.1-HALT#2.3)的声明直到预定定时器和/或计数器已经达到0值为止。
4.如前述权利要求之一所述的方法,其中当对处理器(2.1-2.3)的HALT信号(HALT#2.1-HALT#2.3)的声明已经经过预定时间和/或预定数目的迭代时,声明该处理器(2.1-2.3)的STOP信号(STOP#2.1-STOP#2.3)。
5.如前述权利要求之一所述的方法,其中如果请求了用于处理器(2.1-2.3)的调试处理,那么就声明该处理器(2.1-2.3)的STOP信号(STOP#2.1-STOP#2.3)。
6.如前述权利要求之一所述的方法,其中取消对各个处理器(2.1-2.3)的HALT信号(HALT#2.1-HALT#2.3)的声明直到每个处理器(2.1-2.3)都进入RUN状态为止。
7.如前述权利要求之一所述的方法,其中如果处理器(2.1-2.3)运行在调试处理中,那么就取消对该处理器(2.1-2.3)的HALT信号(HALT#2.1-HALT#2.3)和STOP信号(STOP#2.1-STOP#2.3)的声明。
8.如前述权利要求之一所述的方法,其中实现两个交叉触发器矩阵(3.1,3.2),这两个交叉触发器矩阵(3.1,3.2)包括作为每个处理器(2.1-2.3)的输入信号的调试模式信号(DBGM#2.1-DBGM#2.3),这两个交叉触发器矩阵生成了作为每个处理器(2.1-2.3)的输出信号的HALT信号(HALT#2.1-HALT#2.3)和STOP信号(STOP#2.1-STOP#2.3)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于NXP股份有限公司,未经NXP股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200780031145.6/1.html,转载请声明来源钻瓜专利网。