[发明专利]用于模拟显式子例行程序调用的分支预测行为的方法和设备有效
申请号: | 200780031770.0 | 申请日: | 2007-08-31 |
公开(公告)号: | CN101506773A | 公开(公告)日: | 2009-08-12 |
发明(设计)人: | 詹姆斯·诺里斯·迪芬德费尔;布莱恩·斯坦普尔;托马斯·安德鲁·萨托里乌斯;罗德尼·韦恩·史密斯 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30;G06F9/32;G06F9/38 |
代理公司: | 北京律盟知识产权代理有限责任公司 | 代理人: | 刘国伟 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 模拟 式子 例行 程序 调用 分支 预测 行为 方法 设备 | ||
1.一种用于模拟显式子例行程序调用的分支预测行为的设备,其包括:
第一和第二输入,其经配置以分别接收第一指令地址和第二指令地址,并同时分 别接收与第一指令地址和第二指令地址各自相关联的预解码信息;
第一组加法器,其经配置以响应于所述预解码信息指示所述第一或第二指令地址 与对子例行程序的隐式子例行程序调用相关联而将偏移加到所述第一和第二指令 地址,以界定第一和第二结果;以及
用于从所述第一或第二结果中的一者选择返回地址的装置。
2.根据权利要求1所述的设备,其进一步包括:
用于将所述返回地址写入到显式子例行程序资源的装置。
3.根据权利要求1所述的设备,其进一步包括:
旗标设置逻辑电路,其经配置以追踪所述第一或第二指令地址是否与所述隐式子 例行程序调用相关联。
4.根据权利要求1所述的设备,其进一步包括:
第二组加法器,其用以响应于指示所述第一或第二指令地址与对子例行程序的显 式子例行程序调用相关联的所述预解码信息而将第二偏移加到所述第一和第二指 令地址。
5.根据权利要求4所述的设备,其中所述偏移为8,且所述第二偏移为4。
6.根据权利要求1所述的设备,其中所述预解码信息被编码为位的组合,以指示所述 第一或第二指令地址是否与对子例行程序的隐式子例行程序调用有关。
7.根据权利要求2所述的设备,其中所述用于从所述第一或第二结果中的一者选择所 述返回地址的装置进一步包括:
选择/启用逻辑电路,其经配置以启用所述显式子例行程序资源以用于写入。
8.一种用于模拟显式子例行程序调用的分支预测行为的设备,其包括:
第一输入,其经配置以接收指令地址;
第二输入,其经配置以接收预解码信息,所述预解码信息将所述指令地址描述为 与对子例行程序的隐式子例行程序调用相关联;以及
加法器,其经配置以响应于所述预解码信息而将偏移加到所述指令地址以界定第 一返回地址;
第三输入,其用于同时接收第二指令地址与所述指令地址;
第二加法器,其经配置以将第二偏移加到所述第二指令地址以界定第二返回地 址;以及
逻辑电路,其经配置以确定将所述第一返回地址或所述第二返回地址中的哪一个 路由到所述显式子例行程序资源。
9.根据权利要求8所述的设备,其中响应于指示来自所述子例行程序的返回调用的分 支指令而对所述显式子例行程序资源进行读取。
10.根据权利要求8所述的设备,其中所述预解码信息进一步将所述指令地址描述为所 述隐式子例行程序调用的开头。
11.根据权利要求8所述的设备,其中所述预解码信息进一步将所述指令地址描述为所 述隐式子例行程序调用的结尾。
12.根据权利要求8所述的设备,其中所述显式子例行程序资源为链接堆叠结构。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200780031770.0/1.html,转载请声明来源钻瓜专利网。