[发明专利]采用比特位对处理的用于多级交织方案的解交织器无效
申请号: | 200780033762.X | 申请日: | 2007-09-10 |
公开(公告)号: | CN101517902A | 公开(公告)日: | 2009-08-26 |
发明(设计)人: | 普天岩;赛格尔·V·萨维茨基 | 申请(专利权)人: | NXP股份有限公司 |
主分类号: | H03M13/27 | 分类号: | H03M13/27 |
代理公司: | 北京天昊联合知识产权代理有限公司 | 代理人: | 陈 源;张天舒 |
地址: | 荷兰艾*** | 国省代码: | 荷兰;NL |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 采用 比特 处理 用于 多级 交织 方案 | ||
1.一种解交织器,用于对表示已使用多级交织方案交织的多个符 号的数据比特位流进行解交织,该解交织器包括:
预处理装置,用于将所述数据比特位流中的数据比特位排序成 数据比特位对,使得所述数据比特位对中的数据比特位是来自一个符 号的连续数据比特位;
至少一个存储器,用于存储成对的数据比特位,使得每一对数 据比特位均被存储在所述存储器中的各自的位置上;和
用于所述至少一个存储器的读与写地址产生器,所述读与写地 址产生器被用于确定所述至少一个存储器中的将要存储数据比特位对 的地址,并且用于确定所述至少一个存储器中的将从中读出数据比特 位对的地址;
所述解交织器还包括后续处理装置,用于接收从所述至少一个存 储器中的由所述读与写地址产生器确定的地址输出的所存储的数据比 特位对,并且用于重新排序数据比特位对,使得所述后续处理装置的 输出对应于解交织的符号集;
所述后续处理装置包括寄存器,所述寄存器包括多个寄存器位 置,所述寄存器被用于在连续的寄存器位置上存储所述数据比特位对, 并以不连续顺序从该数据比特位对中输出所述数据比特位。
2.如权利要求1所述的解交织器,还包括控制装置,该控制装置 用于确定数据比特位流的数据速率,以及用于根据所确定的数据速率 来调节所述预处理装置和读与写地址产生器的操作。
3.如权利要求1或2所述的解交织器,其中:所述预处理装置包 括至少一个寄存器,所述至少一个寄存器受控存储数据比特位流中的 数据比特位,以及输出所述数据比特位对。
4.如权利要求1所述的解交织器,其中所述多级交织方案中的一 级包括符号间交织,并且所述后续处理装置被用来对从所述至少一个 存储器输出的数据比特位执行符号间解交织。
5.如权利要求1所述的解交织器,其中所述至少一个存储器包括 第一存储器和第二存储器,其中所述读与写地址产生器针对来自第一 符号集中的存储在第一存储器中的数据比特位对产生读出地址,并且 针对来自第二符号集中的将被写入第二存储器中的数据比特位对产生 写入地址。
6.如权利要求5所述的解交织器,其中:当来自第一符号集的每 一对数据比特位均已被从所述第一存储器中读出,并且来自所述第二 符号集的每一对数据比特位均已被写入所述第二存储器中时,所述读 与写地址产生器针对来自第二符号集中的存储在所述第二存储器中的 数据比特位对产生读出地址,并且针对来自第三符号集中的将被写入 所述第一存储器中的数据比特位对产生写入地址。
7.如权利要求1所述的解交织器,其中所述读与写地址产生器 包括针对所述多个符号中的每个符号的各自的地址计数器,用于指示 所述至少一个存储器中的将从中读出数据比特位对的地址。
8.如权利要求7所述的解交织器,其中所述多级交织方案中的 一级包括循环移位,并且其中所述读与写地址产生器被用于针对一个 符号从所述至少一个存储器中有选择地预先提取一对数据比特位,以 便与根据各自的地址计数器从所述至少一个存储器读出一对数据比特 位组合。
9.如在先权利要求之一所述的解交织器,其中所述解交织器被用 在超宽带系统中。
10.如权利要求9所述的解交织器,其中所述多级交织方案包括 符号交织、符号内音调交织以及符号内循环移位。
11.一种用于超宽带系统中的装置,包括如权利要求10所述的解 交织器。
12.一种通信装置,用于接收表示多个符号的数据比特位流,所 述装置包括权利要求1所述的解交织器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于NXP股份有限公司,未经NXP股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200780033762.X/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类