[发明专利]通用串行总线主机控制器无效
申请号: | 200780048849.4 | 申请日: | 2007-12-05 |
公开(公告)号: | CN101573697A | 公开(公告)日: | 2009-11-04 |
发明(设计)人: | J·S·凯斯 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F13/00 | 分类号: | G06F13/00;G06F13/12 |
代理公司: | 上海专利商标事务所有限公司 | 代理人: | 毛 力;谢喜堂 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 通用 串行 总线 主机 控制器 | ||
1.一种方法,包括:
发送信号以开始通用串行总线主机控制器的当前时帧;
在所述发送之后进入一周期,在此期间未决的事务可由所述主机控制器传 输;
如果事务已经形成,则在所进入的周期中传输所形成的事务;以及
在当前时间和下一时帧的开始之间剩余小于最大传送周期时,抑制在所述 当前时帧期间传输任何另外形成的事务。
2.如权利要求1所述的方法,其特征在于,还包括针对所述下一时帧重 复所述发送、进入、传输和抑制。
3.如权利要求1所述的方法,其特征在于,所述发送包括将“帧开始” 令牌广播到附连设备。
4.如权利要求1所述的方法,其特征在于,还包括响应于寄存器中写入 的位确定事务已经形成。
5.如权利要求1所述的方法,其特征在于,如果方向是“出”,则捕捉 设备的响应令牌。
6.如权利要求1所述的方法,其特征在于,如果方向是“入”,则捕捉 所返回的数据。
7.如权利要求1所述的方法,其特征在于,在完成所形成事务的传输之 后,如果在当前时间和下一时帧的开始之间剩余至少最大传送周期,则在所进 入的周期期间传输另外形成的事务。
8.一种通用串行总线主机控制器,包括:
一组寄存器;
缓冲读取数据或写入数据的存储器;以及
处理器,用于:
发送信号以开始当前时帧;
在所述发送之后进入一周期,在此期间未决的事务可由所述主机控制器 传输;
如果事务已经形成,则在所进入的周期中传输所形成的事务;以及
在当前时间和下一时帧的开始之间剩余小于最大传送周期时,抑制在所 述当前时帧期间传输任何另外形成的事务。
9.如权利要求8所述的通用串行总线主机控制器,其特征在于,所述处 理器还针对所述下一时帧重复所述发送、进入、传输和抑制。
10.如权利要求8所述的通用串行总线主机控制器,其特征在于,所述发 送包括将“帧开始”令牌广播到附连设备。
11.如权利要求8所述的通用串行总线主机控制器,其特征在于,所述处 理器还用于响应于写入所述一组寄存器中的位确定事务已经形成。
12.如权利要求8所述的通用串行总线主机控制器,其特征在于,如果存 储在所述一组寄存器中的方向位指示“出”情况,则处理器捕捉设备的响应令 牌。
13.如权利要求8所述的通用串行总线主机控制器,其特征在于,如果存 储在所述一组寄存器中的方向位指示“入”情况,则处理器捕捉在所述存储器 中返回的数据。
14.如权利要求8所述的通用串行总线主机控制器,其特征在于,在完成 所形成事务的传输之后,如果在当前时间和下一时帧的开始之间剩余至少最大 传送周期,则所述处理器在所进入的周期期间传输另外形成的事务。
15.如权利要求8所述的通用串行总线主机控制器,其特征在于,所述一 组寄存器包括控制/状态寄存器、数据寄存器、地址寄存器和物理接口设备寄存 器。
16.一种系统,包括:
USB主机控制器;以及
附连到所述USB主机控制器的USB设备;
其中所述USB主机控制器用于:
发送信号以开始当前时帧;
在所述发送之后进入一周期,在此期间未决的事务可由所述主机控制器 传输;
如果事务已经形成,则在所进入的周期中传输所形成的事务;以及
在当前时间和下一时帧的开始之间剩余小于最大传送周期时,抑制在所 述当前时帧期间传输任何另外形成的事务。
17.如权利要求16所述的系统,其特征在于,所述USB主机控制器还针 对所述下一时帧重复所述发送、进入、传输和抑制。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200780048849.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:连接天线到应答器芯片和相应的嵌件基底的方法
- 下一篇:使用移动位置来细化搜索