[发明专利]同时处理多个线程的运算装置无效
申请号: | 200780053357.4 | 申请日: | 2007-06-20 |
公开(公告)号: | CN101681285A | 公开(公告)日: | 2010-03-24 |
发明(设计)人: | 五明则人;砂山竜一 | 申请(专利权)人: | 富士通株式会社 |
主分类号: | G06F11/14 | 分类号: | G06F11/14 |
代理公司: | 北京三友知识产权代理有限公司 | 代理人: | 黄纶伟 |
地址: | 日本神*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 同时 处理 线程 运算 装置 | ||
1.一种运算装置,其中,该运算装置具有:
命令执行电路,其执行多个线程,检测并通知在该执行中产生的硬 件错误;以及
执行控制电路,其在从该命令执行电路通知了所述硬件错误时,指示 所述命令执行电路取消所有线程的执行,在该所有线程成为取消状态之前 进行等待,当所述所有线程成为取消状态时,对产生了所述硬件错误的错 误线程,指示仅重试1个命令。
2.根据权利要求1所述的运算装置,其中,
所述执行控制电路针对每个所述线程具有:
执行状态控制电路,其指示所述命令执行电路取消所述线程的执行, 并控制所述线程的执行状态;以及
重试控制电路,其根据所述命令执行电路中的所述错误线程的执行 状态,判断是否能够重试所述1个命令,在判断为能够进行所述重试时, 指示所述命令执行电路重试所述1个命令。
3.根据权利要求2所述的运算装置,其中,
所述执行控制电路具有线程等待电路,该线程等待电路在所有线程 成为取消状态之前监视所述线程的执行状态,当所有线程的执行状态成 为取消状态时,对所述重试控制电路进行指示,以使所述命令执行电路 重试所述1个命令。
4.根据权利要求1所述的运算装置,其中,
所述执行控制电路针对每个所述线程具有:
执行状态控制电路,其指示所述命令执行电路取消所述线程的执行, 并控制所述线程的执行状态;以及
重试控制电路,其根据所述命令执行电路中的所述错误线程的执行 状态,判断是否能够重试所述1个命令,在判断为能够进行所述重试时, 指示所述命令执行电路重试所述1个命令,
所述执行控制电路还具有线程等待电路,在被通知了所述硬件错误 的第1执行状态控制电路接收到表示指示所述命令执行电路取消所述错 误线程的执行的通知后,该线程等待电路指示该第1执行状态控制电路 以外的第2执行状态控制电路取消所述线程的执行,在所有线程成为取 消状态之前监视所述线程的执行状态,当所有线程的执行状态成为取消 状态时,针对所述错误线程,对所述重试控制电路进行指示,以使所述 命令执行电路重试所述1个命令。
5.根据权利要求2所述的运算装置,其特征在于,
所述重试控制电路根据从所述命令执行电路通知的所述错误线程的 执行完成的通知,判断是否能够重试所述1个命令。
6.根据权利要求3所述的运算装置,其特征在于,
在所述执行状态控制电路根据所述硬件错误的通知而指示所述命令 执行电路取消所述错误线程时,所述线程等待电路指示所述执行状态控 制电路取消该错误线程以外的正常线程的执行。
7.一种命令重试方法,其中,该命令重试方法使运算装置执行以下处理:
命令执行处理,在该处理中,执行多个线程,并检测在该执行中产 生的硬件错误;
重试指示处理,在该处理中,当检测出该硬件错误时,指示进行所 述命令执行处理的命令执行电路取消所有线程的执行,在该所有线程成 为取消状态之前进行等待,当所述所有线程成为取消状态时,对产生了所 述硬件错误的错误线程,指示仅重试1个命令;以及
重试处理,在该处理中,根据该重试指示,对产生了所述硬件错误 的错误线程,仅重试1个命令。
8.根据权利要求7所述的命令重试方法,其特征在于,
在所述重试指示处理中,
指示所述命令执行电路取消所述错误线程的执行,并且,针对每个 线程,指示取消所述错误线程以外的正常线程的执行,
在所述命令执行电路中,在所述错误线程和正常线程全部成为取消 状态之前进行等待,
根据所述命令执行电路中的所述错误线程的执行状态,判断是否能 够重试所述1个命令,在判断为能够进行所述重试时,指示所述命令执 行电路重试所述1个命令。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社,未经富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200780053357.4/1.html,转载请声明来源钻瓜专利网。