[发明专利]一种电力系统数据传输装置有效
申请号: | 200810017230.3 | 申请日: | 2008-01-04 |
公开(公告)号: | CN101216992A | 公开(公告)日: | 2008-07-09 |
发明(设计)人: | 张杭;张爱民;严结实;宋世栋;白云飞 | 申请(专利权)人: | 西安电力机械制造公司 |
主分类号: | G08C19/00 | 分类号: | G08C19/00;G08C19/16 |
代理公司: | 西安通大专利代理有限责任公司 | 代理人: | 刘国智 |
地址: | 710077*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 电力系统 数据传输 装置 | ||
1.一种电力系统数据传输装置,其特征是,包括一个主通信部分和若干个结构相同的从通信部分组成的传输网络;所述的主通信部分包括一个同步数据发送模块及与其双向信号连接的DSP处理器,所述的同步数据发送模块的输入连接多个A/D采集器的信号输出线和数据线,A/D采集器的输入连接模拟信号,同步数据发送模块的输出连接到A/D采集器的信号输入线和发送差分模块,发送差分模块分为时钟差分发送电路和数据差分发送电路;所述的从通信部分包括一个同步数据接收模块及与其双向信号连接的ARM处理器,所述的同步数据接收模块的输入连接接收差分模块,接收差分模块分为时钟差分接收电路和数据差分接收电路;时钟差分接收电路通过时钟线连接主通信部分的时钟差分发送电路;数据差分接收电路通过数据线连接主通信部分的数据差分发送电路。
2.根据权利要求1所述的所述的电力系统数据传输装置,其特征是,所述发送差分模块的时钟差分发送电路和数据差分发送电路的输出均设置有第一电阻匹配电路;接收差分模块的时钟差分接收电路和数据差分接收电路的输入均设置有第二电阻匹配电路;时钟差分发送电路与时钟差分接收电路是通过第一电阻匹配电路和第二电阻匹配电路由时钟线连接起来;数据差分发送电路与数据差分接收电路也是通过第一电阻匹配电路和第二电阻匹配电路由数据线连接起来。
3.根据权利要求1或2所述的所述的电力系统数据传输装置,其特征是,所述的同步数据发送模块包括接有晶振时钟输出的时钟锁相环,其输出分别连接A/D时序管理模块和总线传送速率选择模块;总线传送速率选择模块的输出连接同步时序发送模块;A/D时序管理模块与多个A/D采集器双向信号连接;A/D时序管理模块的输出与第一数据缓冲池和第二数据缓冲池的输入相连接;第一数据缓冲池与第二数据缓冲池通过双向数据总线与各A/D采集器连接,第一数据缓冲池同时与DSP处理器双向信号连接;第二数据缓冲池的输出通过一个发送启动检测模块连接同步时序发送模块,同步时序发送模块的输出分别连接发送差分模块的时钟差分发送电路、并串转换模块、发送结束检测复位模块;并串转换模块与第二数据缓冲池双向信号连接,并串转换模块的输出连接至发送差分模块的数据差分发送电路;发送结束检测复位模块的输出连接第二数据缓冲池、同步时序发送模块和并串转换模块。
4.根据权利要求1或2所述的所述的电力系统数据传输装置,其特征是,所述的同步数据接收模块包括与接收差分模块输出连接的接收管理模块和同步时序检测模块,同步时序检测模块的输出连接接收管理模块,接接收管理模块的输出分别连接一个串并转换模块、一个接收结束检测复位模块;串并转换模块与一个第三数据缓冲池双向信号连接;第三数据缓冲池的输出连接接收管理模块;接收结束检测复位模块的输出连接同步时序检测模块、串并转换模块和第三数据缓冲池;其中接收管理模块和第三数据缓冲池通过双向信号线与ARM处理器连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电力机械制造公司,未经西安电力机械制造公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810017230.3/1.html,转载请声明来源钻瓜专利网。