[发明专利]利用自掩蔽的LCD驱动方法和掩蔽电路有效
申请号: | 200810086829.2 | 申请日: | 2008-03-19 |
公开(公告)号: | CN101271675A | 公开(公告)日: | 2008-09-24 |
发明(设计)人: | 高在弘 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G09G3/36 | 分类号: | G09G3/36;G02F1/133;H03K3/356;H03K19/0185 |
代理公司: | 北京铭硕知识产权代理有限公司 | 代理人: | 郭鸿禧;刘奕晴 |
地址: | 韩国京畿道*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 利用 掩蔽 lcd 驱动 方法 电路 | ||
1、一种驱动液晶面板的方法,所述方法包括以下步骤:
向液晶面板供应功率;
从时序控制器接收指示驱动液晶面板的源极线的水平起始脉冲信号;
通过对水平起始脉冲信号中的至少一个脉冲进行掩蔽来产生水平起始掩蔽信号;
响应水平起始掩蔽信号来驱动源极线。
2、如权利要求1所述的方法,用水平起始掩蔽信号来控制液晶面板的源极线和源极驱动器之间的开关。
3、如权利要求2所述的方法,利用水平起始掩蔽信号使所述开关截止,直到供应从源极驱动器输出的与液晶面板的图像数据对应的信号为止。
4、一种驱动液晶面板的方法,所述方法包括以下步骤:
向液晶面板供应功率;
从时序控制器顺序地接收指示驱动液晶面板的源极线的水平起始脉冲信号;
产生其逻辑电平在水平起始脉冲信号的每个上升沿被反相2分脉冲信号;
产生其逻辑电平在2分脉冲信号的每个上升沿被反相4分脉冲信号;
产生其逻辑电平在4分脉冲信号的每个上升沿被反相8分脉冲信号;
通过将8分脉冲信号延迟预定长度的时间来产生延迟的8分脉冲信号;
产生在延迟的8分脉冲信号的下降沿转变为逻辑低电平的使能信号;
通过对使能信号和水平起始脉冲信号执行或运算来产生水平起始掩蔽信号;
响应水平起始掩蔽信号来控制液晶面板的源极线和源极驱动器之间的开关。
5、如权利要求4所述的方法,利用水平起始掩蔽信号使所述开关截止,直到供应从源极驱动器输出的与液晶面板的图像数据对应的信号为止。
6、一种掩蔽电路,包括:
第一触发器,被构造为通过时钟输入端接收水平起始脉冲信号,并通过输出端来输出2分脉冲信号和通过反相输出端来输出反相2分脉冲信号;
第二触发器,被构造为通过时钟输入端接收2分脉冲信号,并通过输出端输出4分脉冲信号;
第三触发器,被构造为通过时钟输入端来接收4分脉冲信号,并通过输出端输出8分脉冲信号;
延迟单元,被构造为将8分脉冲信号延迟预定长度的时间,并输出延迟的8分脉冲信号;
第四触发器,被构造为通过时钟输入端接收延迟的8分脉冲信号,通过数据输入端接收2分脉冲信号,通过反相数据输入端接收反相2分脉冲信号,并通过反相输出端输出使能信号;
或门,被构造为接收水平起始脉冲信号和所述使能信号,并产生水平起始掩蔽信号。
7、如权利要求6所述的掩蔽电路,其中,第一触发器、第二触发器和第三触发器中的每个包括:
第一开关和第二开关,被构造为响应反相时钟输入端的信号分别传输触发器的反相输出端的信号和触发器的输出端的信号;
缺省高锁存器,具有在缺省状态下为逻辑高电平的输出端,并被构造为向缺省高锁存器的输入端传输从第一开关接收的反相输出端的信号和向缺省高锁存器的反相输入端传输从第二开关接收的输出端的信号;
第三开关和第四开关,被构造为响应时钟输入端的信号分别传输缺省高锁存器的反相输出端的信号和缺省高锁存器的输出端的信号;
缺省低锁存器,具有在缺省状态下为逻辑低电平的输出端,并被构造为通过输入端接收通过第三开关传输的反相输出端的信号和通过反相输入端接收通过第四开关传输的输出端的信号,其中,缺省低锁存器的反相输出端和输出端连接到第一触发器、第二触发器和第三触发器中的每个的输出端和反相输出端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810086829.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:汽车室内灯系统
- 下一篇:数据传送装置、时钟切换电路和时钟切换方法