[发明专利]液晶驱动器电路和驱动包括它的液晶显示器件的方法无效
申请号: | 200810090756.4 | 申请日: | 2008-03-31 |
公开(公告)号: | CN101276565A | 公开(公告)日: | 2008-10-01 |
发明(设计)人: | 柿内隆明;大贺功一 | 申请(专利权)人: | NEC液晶技术株式会社 |
主分类号: | G09G3/36 | 分类号: | G09G3/36;H03K5/13;H03K5/14 |
代理公司: | 中原信达知识产权代理有限责任公司 | 代理人: | 关兆辉;陆锦华 |
地址: | 日本神奈*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 液晶 驱动器 电路 驱动 包括 液晶显示 器件 方法 | ||
1.一种液晶驱动器电路,包括:
从其发射至少两个控制信号的时序控制器;和
从所述时序控制器接收所述控制信号的至少两个栅极驱动器,
其特征在于控制所述控制信号,使得其信号电平不同时变化。
2.根据权利要求1所述的液晶驱动器电路,其中,所述时序控制器相对于其余所述控制信号的信号电平变化时的时序,将所述控制信号中的至少一个的信号电平变化时的时序延迟。
3.根据权利要求1所述的液晶驱动器电路,其中,所述时序控制器将所述控制信号中的至少一个的信号电平变化时的时序设置为比其余所述控制信号变化时的时序早或晚。
4.根据权利要求1所述的液晶驱动器电路,进一步包括延迟电路,该延迟电路相对于其余所述控制信号的信号电平变化时的时序,将所述控制信号中的至少一个的信号电平变化时的时序延迟。
5.根据权利要求1所述的液晶驱动器电路,进一步包括信号调整电路,该信号调整电路将所述控制信号中的至少一个的信号电平变化时的时序设置为比其余所述控制信号变化时的时序早或晚。
6.根据权利要求2所述的液晶驱动器电路,其中,所述控制信号包括时钟信号和输出使能信号,所述时序控制器相对于所述输出使能信号的信号电平变化时的时序,将所述时钟信号的信号电平变化时的时序延迟。
7.根据权利要求4所述的液晶驱动器电路,其中,所述控制信号包括时钟信号和输出使能信号,所述延迟电路相对于所述输出使能信号的信号电平变化时的时序,将所述时钟信号的信号电平变化时的时序延迟。
8.根据权利要求4所述的液晶驱动器电路,其中,所述延迟电路由延迟线和集成电路之一构成。
9.根据权利要求4所述的液晶驱动器电路,其中,所述延迟电路被装备在每个所述栅极驱动器中。
10.根据权利要求4所述的液晶驱动器电路,其中,所述栅极驱动器彼此电气级联连接,并且所述延迟电路仅被装备在所述栅极驱动器中被设置在最上游的栅极驱动器中。
11.根据权利要求4所述的液晶驱动器电路,其中,所述延迟电路被装备在所述时序控制器和每个所述栅极驱动器中。
12.根据权利要求4所述的液晶驱动器电路,其中,所述栅极驱动器彼此电气级联连接,并且所述延迟电路被设置在所述时序控制器与所述栅极驱动器中被设置在最上游的栅极驱动器之间。
13.根据权利要求4所述的液晶驱动器电路,其中,所述栅极驱动器彼此电气级联连接,并且所述延迟电路被设置在所述栅极驱动器中彼此相邻设置的各栅极驱动器之间。
14.根据权利要求4所述的液晶驱动器电路,其中,所述栅极驱动器彼此电气级联连接,并且所述延迟电路被设置在所述栅极驱动器中被设置于最上游的第一栅极驱动器和邻近所述第一栅极驱动器设置的第二驱动器之间。
15.根据权利要求1到14中任意一个所述的液晶驱动器电路,进一步包括从所述时序控制器接收至少两个控制信号的至少两个源极驱动器、和第二延迟电路,该第二延迟电路用于相对于所述至少两个控制信号的其余控制信号的信号电平变化时的时序,将所述至少两个控制信号中的至少一个的信号电平变化时的时序延迟。
16.根据权利要求15所述的液晶驱动器电路,其中,所述第二延迟电路被设置在所述时序控制器、每个所述源极驱动器、和将所述时序控制器与所述源极驱动器彼此电气连接的每个信号线中的至少之一中。
17.一种液晶显示器件,包括:
如权利要求1到14中任意一个定义的液晶驱动器电路;和
液晶面板,
其中所述液晶显示面板从所述栅极驱动器接收所述栅极控制信号用于其操作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于NEC液晶技术株式会社,未经NEC液晶技术株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810090756.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:轧辊磨床高精密全自动在线测量系统
- 下一篇:用于粉碎机上的压筛装置