[发明专利]交错逻辑阵列块结构有效
申请号: | 200810092097.8 | 申请日: | 2008-03-20 |
公开(公告)号: | CN101272141A | 公开(公告)日: | 2008-09-24 |
发明(设计)人: | D·卡什曼 | 申请(专利权)人: | 阿尔特拉公司 |
主分类号: | H03K19/177 | 分类号: | H03K19/177 |
代理公司: | 北京纪凯知识产权代理有限公司 | 代理人: | 赵蓉民 |
地址: | 美国加*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 交错 逻辑 阵列 结构 | ||
1、一种集成电路IC器件,包括:
相互充分对齐的第一组逻辑阵列块LAB;以及
相互充分对齐并且通过多个水平的和垂直的导线耦接到所述第一组LAB的第二组LAB,其中:
在所述第一和第二组中的每一个LAB包括相同数目的逻辑元件LE;并且
所述第一组LAB相对于所述第二组LAB充分地偏移每个LAB中的LE数目的一半。
2、如权利要求1所述的IC器件,其中:
所述第一组LAB包括第一列LAB;
所述第二组LAB包括第二列LAB;并且
所述第一组LAB相对于所述第二组LAB垂直地偏移每个LAB中的LE数目的一半。
3、如权利要求2所述的IC器件,其中至少一些垂直导线被充分地布置在所述第一和第二列LAB之间。
4、如权利要求2所述的IC器件,其中至少一些水平导线被充分地布置在所述第一和第二列LAB中的LAB之上。
5、如权利要求4所述的IC器件,其中所述第一组LAB中的一个LAB使用至少一些所述水平导线而不使用任何所述垂直导线来与所述第二组LAB中的至少两个LAB耦接进行通信。
6、如权利要求1所述的IC器件,其中:
所述第一组LAB包括第一行LAB;
所述第二组LAB包括第二行LAB;并且
所述第一组LAB相对于所述第二组LAB水平地偏移每个LAB中的LE数目的一半。
7、如权利要求1所述的IC器件,进一步包括一个L形输入/输出I/O接口,其用所述多个水平的和垂直的导线中的至少一些来耦接到所述第一和第二组LAB,并且充分地邻接到第一组LAB的至少一个边缘、第二组LAB的至少一个边缘以及所述IC器件的至少一个边缘。
8、如权利要求1所述的IC器件,其中所述IC器件是一个可编程逻辑器件。
9、一种印刷电路板,在其上安装了如权利要求1所述的IC器件。
10、一种数字处理系统,包括:
处理电路;
耦接到所述处理电路的存储器;以及
如权利要求1所述的IC器件,其被耦接到所述处理电路和所述存储器。
11、一种集成电路IC器件,包括:
第一列逻辑阵列块LAB;
第二列LAB;
在所述第一和第二列LAB之间耦接和布置的垂直导线;以及
耦接到所述第一和第二列LAB的水平导线,其中:
所述第一列LAB中的第一至少一个LAB相对于所述第二列LAB中的第二至少一个LAB充分垂直地偏移,以致与如果所述第一至少一个LAB和所述第二至少一个LAB没有垂直偏移相比,所述第一至少一个LAB中的LAB与所述第二至少一个LAB中的更多数量的LAB耦接进行通信,而不需使用所述多个垂直导线中的任何一个。
12、如权利要求11所述的IC器件,其中所述第一至少一个LAB中的所述LAB与所述第二至少一个LAB中的至少两个LAB耦接进行通信,而不需使用所述多个垂直线路中的任何一个。
13、如权利要求11所述的IC器件,其中:
所述第一和第二列LAB中的每一个LAB包含相同数目的逻辑元件LE;并且
所述第二至少一个LAB中的LAB相对于所述第一至少一个LAB中的所述LAB偏移每个LAB中的LE数目的一半。
14、如权利要求13所述的IC器件,其中:
所述第一和第二列LAB中的每一个LAB包含多个逻辑元件LE;并且
所述第二至少一个LAB中的LAB相对于所述第一至少一个LAB中的所述LAB偏移一个LE。
15、如权利要求1所述的IC器件,进一步包括一个L形输入/输出I/O接口,其用所述多个水平的和垂直的导线中的至少一些来耦接到所述第一和第二列LAB,并且充分地邻接到第一列LAB的至少一个边缘、第二列LAB的至少一个边缘以及所述IC器件的至少一个边缘。
16、如权利要求15所述的IC器件,其中所述L形输入/输出接口充分地邻接到所述第一列LAB的至少两个边缘。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于阿尔特拉公司,未经阿尔特拉公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810092097.8/1.html,转载请声明来源钻瓜专利网。