[发明专利]显示驱动器及其内嵌相位校正电路有效
申请号: | 200810093590.1 | 申请日: | 2008-04-25 |
公开(公告)号: | CN101567688A | 公开(公告)日: | 2009-10-28 |
发明(设计)人: | 林立平 | 申请(专利权)人: | 奇景光电股份有限公司 |
主分类号: | H03L7/06 | 分类号: | H03L7/06;H03K5/153;H03K5/26;G09G5/00 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 葛宝成 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 显示 驱动器 其内 相位 校正 电路 | ||
技术领域
本发明涉及一种信号相位校正,且特别是涉及一种相位校正电路以及内嵌该相位校正电路的显示驱动器。
背景技术
一般会随着工艺、环境、经过路径的不同等等因素产生不同的信号偏移。信号偏移会衍生出设定时间(setup time)与保持时间(hold time)问题。图1A是说明信号路径。图1B是说明图1A中信号时序关系。请同时参照图1A与图1B,信号源(发送器110)通过信号路径120将信号(时钟CLK10与数据D10)传送给接收器130。因此,接收器130可以依据所接收的时钟CLK10与数据D10,而输出对应的时钟CLK11与数据D11给下一级电路(未示出)。
时钟CLK10与数据D10在传输过程中可能会使信号偏移。图1B是说明数据D11的传输发生信号偏移,使得数据D11的转态时间点相当接近时钟CLK11的上升缘。由于时钟CLK11的上升缘出现在数据D11传输所需的设定时间内,因此下一级电路(未示出)将在时钟CLK11的上升缘错误地取样了数据D11,此即为设定时间问题。另外,若在时钟CLK11的升缘后的保持时间不够长,将会导致保持时间问题。
图2A是说明利用固定延迟缓冲器来修正信号偏移的传统系统方块图。图2B是说明图2A中信号时序关系。具有固定延迟时间的延迟缓冲器240被用来延迟时钟CLK11的时序而产生时钟CLK12,以消除信号偏移的问题。然而,固定的延迟缓冲器无法随着工艺变异与电压等等变因而弹性修正信号的偏移。
发明内容
本发明提供一种相位校正电路,可以自我检测随工艺变异与工作电压变化,弹性选择所需要延迟时间,以将芯片内部数字信号的延迟偏移所造成的设定时间(setup time)与保持时间(hold time)问题予以修正。
本发明提供一种显示驱动器,内嵌相位校正电路,可以随工艺变异与工作电压变化弹性地选择所需要延迟时间,以将接收器的延迟偏移予以修正。
为解决上述问题,本发明提出一种相位校正电路,用以调校目标电路。相位校正电路包括样本产生器、相位调整器、旋转寄存单元、检测单元以及最佳化单元。样本产生器产生时钟样本以及数据样本给目标电路。相位调整器接收目标电路所输出的第一时钟与第一数据,并依控制数据调整第一时钟与第一数据二者之间的相位关系,以输出第二时钟与第二数据。旋转寄存单元提供控制数据给相位调整器,并依据预定时序改变控制数据。检测单元耦接至相位调整器,用以检测第二时钟与第二数据二者之间的相位关系,以输出检测结果。最佳化单元耦接至检测单元与旋转寄存单元,用以依据检测结果,纪录该旋转寄存单元所输出的各种控制数据,以从中择一做为校正控制数据,并且控制旋转寄存单元输出校正控制数据给相位调整器。
本发明提出一种显示驱动器,包括接收器以及相位校正电路。接收器接收外部所提供的信号。相位校正电路内嵌于显示驱动器,用以调校接收器。相位校正电路包括样本产生器、相位调整器、旋转寄存单元、检测单元以及最佳化单元。样本产生器产生时钟样本以及数据样本给接收器。相位调整器接收接收器所输出的第一时钟与第一数据,并依控制数据调整第一时钟与第一数据二者之间的相位关系,以输出第二时钟与第二数据。旋转寄存单元提供控制数据给相位调整器,并依据预定时序改变控制数据。检测单元耦接至相位调整器,用以检测第二时钟与第二数据二者之间的相位关系,以输出检测结果。最佳化单元耦接至检测单元与旋转寄存单元,用以依据检测结果纪录旋转寄存单元所输出的各种控制数据,以从中择一做为校正控制数据,并且控制旋转寄存单元输出校正控制数据给相位调整器。
本发明相位校正电路利用检测单元检测目标电路的输出,并依据检测结果动态选择所需要延迟时间。因此,本发明可以动态修正因延迟偏移所造成的设定时间与保持时间问题。
为让本发明的上述特征和优点能更明显易懂,下文特举较佳实施例,并配合附图,作详细说明如下。
附图说明
图1A是说明数字信号的信号路径。
图1B是说明图1A中信号时序关系。
图2A是说明传统技术利用一组固定延迟缓冲器来修正数字信号偏移的方块图。
图2B是说明图2A中信号时序关系。
图3是依照本发明实施例说明一种内嵌有相位校正电路的集成电路方块图。
图4是依照本发明另一实施例说明内嵌有相位校正电路的集成电路方块图。
图5是依照本发明说明一种相位校正电路的实施范例。
图6是依照本发明实施例说明图5相位校正电路的信号时序图。
图7A是依照本发明说明图5中样本产生器的实施范例。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于奇景光电股份有限公司,未经奇景光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810093590.1/2.html,转载请声明来源钻瓜专利网。