[发明专利]栅线上电容方式的液晶显示装置的阵列基板有效
申请号: | 200810103873.X | 申请日: | 2008-04-11 |
公开(公告)号: | CN101556416A | 公开(公告)日: | 2009-10-14 |
发明(设计)人: | 林炳仟 | 申请(专利权)人: | 北京京东方光电科技有限公司 |
主分类号: | G02F1/1362 | 分类号: | G02F1/1362;H01L27/12;G09G3/36 |
代理公司: | 北京同立钧成知识产权代理有限公司 | 代理人: | 刘 芳 |
地址: | 100176北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 线上 电容 方式 液晶 显示装置 阵列 | ||
技术领域
本发明涉及一种具有高画面品质的液晶显示装置,特别涉及提高第一行像素电极的画面品质的液晶显示装置。
背景技术
液晶显示装置是一种主要的平面显示装置,主要由阵列基板和彩膜基板构成,利用位于阵列基板和彩膜基板之间的液晶随电场排列的性质,实现了画面显示。在像素内为了使液晶维持一定的排列状态,利用像素电容让像素维持短暂的恒定电场。像素电容主要由液晶电容和存储电容构成,即像素电容=液晶电容+存储电容。
现在存储电容实现方式有两种,一种是通过在像素电极下面设置一条额外的公共电极线形成存储电容,即公共电极上电容(capacitance on common)方式,另一种是通过将像素电极重叠在前端栅线(previous gate line)上形成存储电容,即栅线上电容(capacitance on gate)。其中,栅线上电容方式可以在现有的阵列结构基础上将像素电极和栅线进行重叠的方法就可以实现,因此相比公共电极上电容方式具有更高的开口率。
图1为现有的用前端栅线形成存储电容的结构示意图,如图1所示,液晶显示装置主要包括了由规格相对较大的阵列基板和规格相对较小的彩膜基板构成的面板,数据线驱动器301位于显示区域101上侧,栅线驱动器401位于显示区域101左侧,0号~n号栅线全部位于显示区域101内,在这里0号栅线与显示区域101上侧的数据线驱动器301连接,使得0号栅线接收由数据线驱动器301提供的直流(DC)电压,1号~n号栅线与显示区域101左 侧的栅线驱动器401上的不同引线连接,使得1号~n号栅线接收由栅线驱动器401提供的脉冲(pulse)电压。
对于以前的液晶显示装置来讲,栅线印刷电路板(Print Circuit Board,简称为PCB)和数据线PCB分别与面板连接。但是近来随着技术的进步,通过薄膜芯片(Chips on Film,简称为COF),去掉了栅线PCB,具体为:将栅线驱动器设置在COF上,并与数据线PCB和面板连接;将数据线驱动器设置在COF上,并与面板连接。
这时,通过数据线驱动器,0号栅线持续地输入设定的DC电压;通过栅线驱动器,1~N号栅线依次地输入高(on)电平和低(off)电平,即脉冲电压。其中,高电平为设定的正电压,低电平为0电压(接地时的电压)或者是设定的负电压。更具体为:对于0号栅线来讲,不管是在充电期间还是在维持电压期间,都持续地输入设定的DC电压;然而对于其他像素来讲,在充电期间输入高电平,在维持电压期间输入低电平。因此导致了第一行像素的存储电容与其他行像素的存储电容不同,从而使得第一行像素的像素电容与其他像素的像素电容不同,最终导致了与1号栅线连接的像素显示不正常的画面。
在韩国专利KR1019970001015和KR1020030041381中,为了解决如前所述的与1号栅线连接的像素显示出不正常的画面的缺陷,提供了将末端(N号)栅线和0号栅线进行连接的方法。其中,韩国专利KR1019970001015中提供的具体方案为:将栅线PCB上的0号栅线和N号栅线进行连接的方法,但是目前生产的液晶显示装置主要采用了栅线PCBless方式,即不使用栅线PCB的方式,因此韩国专利KR1019970001015中的技术方案无法应用于目前的液晶显示装置。另外,韩国专利KR1020030041381中提供的具体方案为:在栅线PCBless方式中,利用面板侧面将0号栅线和N号栅线进行连接。但是在该技术方案中需要在排线密度较大的部分和面板的扇出(fan-out)部分增加排线,并且需要连接COF排线和面板排线的缺陷。
发明内容
本发明的目的是提供一种液晶显示装置,克服了现有技术在画面的第一行像素上出现不良的缺陷,实现了一种具有高画面显示质量的液晶显示装置。
为实现上述目的,本发明提供了一种栅线上电容方式的液晶显示装置的阵列基板,包括:排列有M*N个像素的显示区域和设在所述显示区域周边的非显示区域,其中M和N为整数,所述显示区域设有0号~N号栅线,在第一侧非显示区域设有与1号~N号栅线一一对应并连接的栅输入端,还包括:在所述第一侧非显示区域设置的N+1号栅输入端;在非显示区域延伸的引线,用于连接所述最后的栅输入端和所述0号栅线,所述引线的一端连接所述最后的栅输入端,所述引线的另一端连接所述0号栅线。
其中,所述在非显示区域延伸的引线具体为:在与所述N号栅线相邻的第二侧非显示区域以及与所述第一侧非显示区域对应的第三侧非显示区域延伸的引线。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京京东方光电科技有限公司,未经北京京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810103873.X/2.html,转载请声明来源钻瓜专利网。