[发明专利]时隙交换器有效
申请号: | 200810108930.3 | 申请日: | 2008-06-06 |
公开(公告)号: | CN101321403A | 公开(公告)日: | 2008-12-10 |
发明(设计)人: | 川口光弘;山崎昭作;谷茂雄;松井秀树 | 申请(专利权)人: | 富士通株式会社 |
主分类号: | H04Q11/04 | 分类号: | H04Q11/04;H04J3/08;H04L12/52 |
代理公司: | 北京三友知识产权代理有限公司 | 代理人: | 李辉;孙海龙 |
地址: | 日本神奈*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 交换 | ||
1.一种时隙交换器,该时隙交换器包括:
时隙交换电路,用于交换复用的传输信号的时隙;
地址控制存储器电路,用于生成交换时隙用的写地址和读地址,所 述写地址和所述读地址被通知到所述时隙交换电路;以及
信道设置数据处理电路,用于接收根据所述复用的传输信号的时隙 分配的信道设置数据,并根据警告数据将所接收的信道设置数据切换到 对应于信道信号的交换目的地的信道设置数据,
其中,基于被所述信道设置数据处理电路所切换到的信道设置数据 来生成所述写地址和所述读地址,
其中,所述信道设置数据处理电路包括:
第一存储器电路,用于根据预设的第一传输容量,存储用于处理以 时间序列方式分布的所述信道设置数据的警告数据,以便根据预设的第 二传输容量处理所述信道设置数据,所述第一存储器电路具有对应于所 述第一传输容量的存储器容量;以及
第二存储器电路,用于根据所述第二传输容量存储所述信道设置数 据和所述警告数据,该第二存储器电路具有对应于所述第二传输容量的 存储器容量;
其中所述警告数据从所述第二存储器电路拷出并存储在所述第一存 储器电路中,被存储在所述第一存储器电路中的所述警告数据处理过的 信道设置数据被存储在所述第二存储器电路中,所述第一传输容量是所 述第二传输容量的1/n,n为整数。
2.如权利要求1所述的时隙交换器,
其中所述第一存储器电路根据所述预设的第一传输容量存储用于处 理所述信道设置数据的数据n次,以便根据所述预设的第二传输容量处 理所述信道设置数据。
3.如权利要求1所述的时隙交换器,
其中所述时隙交换器是SONET-自适应装置或SDH自适应装置,
其中所述第一传输容量具有对应于所述SONET中的OC-48或所述 SDH中的STM-16的两条传输线路的传输容量,并且所述第二传输容量 与所述第一传输容量的32倍一样大,其中所述n为32。
4.如权利要求1所述的时隙交换器,
其中所述时隙交换器是SONET自适应装置或SDH自适应装置,
其中以51.84Mbps的信道为单位对所述信道设置数据进行处理。
5.如权利要求1所述的时隙交换器,
其中所述时隙交换器是具有2F-BLSR系统的装置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社,未经富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810108930.3/1.html,转载请声明来源钻瓜专利网。