[发明专利]基于线性插值结构的数字频率合成电路编译器实现方法无效

专利信息
申请号: 200810111517.2 申请日: 2008-06-05
公开(公告)号: CN101286185A 公开(公告)日: 2008-10-15
发明(设计)人: 杜伟韬;于金刚;卢起斌;徐伟掌;沈向辉;杨占昕;吕锐 申请(专利权)人: 北京北广科数字广播电视技术有限公司
主分类号: G06F17/50 分类号: G06F17/50;G06F1/03;H03B28/00
代理公司: 暂无信息 代理人: 暂无信息
地址: 北京市海淀区知*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 基于 线性插值 结构 数字 频率 合成 电路 编译器 实现 方法
【权利要求书】:

1、一种自动生成基于线性插值结构的电路面积和功耗优化的直接数字频率合成(DDFS)电路的方法,其特征在于所述方法包括:

a)根据用户设定的DDFS接口配置信号宽度,利用误差估计算法计算出DDFS电路内部各个节点的信号宽度即电路信号宽度计算(1)的步骤;

b)根据步骤a)输出的配置参数,对用户定义的频率字进行计算,得到输出波形数据即比特精确的电路算法仿真(2)的步骤;

c)分析步骤b)输出波形的功率谱即输出波形谱分析(3)的步骤;

d)根据步骤a)输出的配置参数生成DDFS电路的寄存器传输级(RTL)描述代码即电路代码生成(4)的步骤;

e)生成用于对步骤d)输出的电路代码进行硬件描述语言(HDL)仿真的测试平台代码和测试数据即电路测试平台代码生成(5)的步骤。

2、一种实现权利要求1所述方法的数字频率合成电路,其特征在于,所述电路包括:相位累加器(6)、波形对称性控制(7)、地址取反(8)、正弦波表ROM(9)、插值系数表ROM(10)、插值乘法器(11)、插值加法器(12)、原码转补码(13);相位累加器(6)的输入端是用于设定波形频率的相位累加信号;波形对称性控制(7)的输入端和相位累加器(6)的输出端相连,利用正弦波的对称性将输出正弦波的整个周期映射到前1/4周期;地址取反(8)的输入端和波形对称性控制(7)的输出端相连;正弦波表ROM(9)的输入端和地址取反(8)的输出端相连,保存正弦波前1/4周期的波形;插值系数表ROM(10)的输入端和地址取反(8)的输出端相连,保存正弦波前1/4周期的插值系数;插值乘法器(11)的一个输入端和地址取反(8)的输出端相连,另一个输入端和插值系数表ROM(10)的输出端相连;插值加法器(12)的一个输入端和插值乘法器(11)的输出端相连,另一个输入端和正弦波表ROM(9)的输出端相连;原码转补码(13)的一个输入端和波形对称性控制(7)相连,另一个输入端和插值加法器(12)相连,其输出端是2补码格式的正弦波形信号。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京北广科数字广播电视技术有限公司,未经北京北广科数字广播电视技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200810111517.2/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top