[发明专利]用于烧录型微控制器的选项保护电路无效
申请号: | 200810149525.6 | 申请日: | 2008-09-10 |
公开(公告)号: | CN101673224A | 公开(公告)日: | 2010-03-17 |
发明(设计)人: | 胡闵雄;林春安 | 申请(专利权)人: | 盛群半导体股份有限公司 |
主分类号: | G06F11/00 | 分类号: | G06F11/00;G06F9/445;G11C17/00;G11C16/10 |
代理公司: | 北京律诚同业知识产权代理有限公司 | 代理人: | 梁 挥;祁建国 |
地址: | 台湾省*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 烧录型微 控制器 选项 保护 电路 | ||
技术领域
本发明有关于一种用于烧录型微控制器的选项保护电路,尤其涉及一种可实现选项的错误检错以及回复机制效果的选项保护电路。
背景技术
以一次或是多次烧录型微控制器(OTP Type MCU)来说,选项只读存储器(Option ROM)下载只会发生在电源开启结束后到微控制器真正开始工作前,当微控制器开始工作时,如有不明且能量较强的噪声(例如EMI或是ESD)干扰到微控制器工作,且微控制器本身的抗噪声能力较差的话,此时很可能会使得选项(Option)的值发生变化(由0→1或是由1→0),造成原先输出端口(Port)本为CMOS型态(Type)输出,变成输出端口为NMOS型态(Type)输出,如此一来,输出端口的功能就与使用者所预期的不同。就目前现有的解决方法,有下列几种方式:
A.利用IC的RESETB脚位来重置IC。
1.通过外部检测电路,当检测到信号噪声太大时,便产生一个脉冲(pulse)来重置IC,通常检测电路为比较器,比较信号受到噪声干扰的程度来决定是否重置IC,如此一来,使用者便必须负担额外的成本来解决噪声干扰的问题。
2.让使用者手动按重置(Reset)脚位来重置微控制器,这个方法相当的不方便,使用者通常无法接受此方法。
B.利用看门狗机制来产生选项重新载入(Option Re-download)。
在微控制器遇到噪声干扰而出现电路不正常工作的情况时,通常会利用看门狗溢位机制来重置微控制器,让微控制器重新执行载入选项(DownloadOption),让微控制器恢复到正常的功能,使用此方法会让韧体(Firmware)的负担增加,使用者不仅要考虑各种因干扰而可能会出现问题的因素,而且造成韧体的复杂度提高以及所需空间变大。
因此,如何研发出一种用于烧录型微控制器的选项保护电路,其可达到选项的错误检错以及回复机制的效果。同时通过上述特性,解决微控制器因外在噪声干扰造成的选项错乱问题,进而增加微控制器的性能以及噪声容忍度,将是本发明所积极探讨之处。
发明内容
本发明提出一种用于烧录型微控制器的选项保护电路,其主要目的在于解决微控制器因外在噪声干扰造成的选项错乱的问题。
本发明为一种用于烧录型微控制器的选项保护电路,其包括:一选项下载单元,其接收一重载写入信号、一重新下载信号、一取出地址信号及一预存数据信号,及产生一第一数据信号、一暂存数据信号、多个选项数据信号及一地址信号;一选项预存单元,其与该选项下载单元耦接,并接收该地址信号、所述选项数据信号、该暂存数据信号、该取出地址信号、一循环冗余检查更新信号、一数据更新信号及一选项确认致能信号,及产生该预存数据信号、一第二数据信号及一第三数据信号;以及一错误检查与数据回复产生单元,其与该选项下载单元及该选项预存单元耦接,并接收该第一数据信号、该第二数据信号、该第三数据信号、一参考计数信号、一时钟脉冲信号、一微控制器运作信号,及产生该重载写入信号、该重新下载信号、该取出地址信号、该循环冗余检查更新信号、该数据更新信号及该选项确认致能信号。
借此令一微控制器在工作时能够确保每个选项的正确性,使用者可利用本发明的选项保护电路,达到选项的错误检错以及回复机制的效果。同时通过上述特性,解决微控制器因外在噪声干扰造成的选项错乱问题,进而增加微控制器的性能以及噪声容忍度。
为让本发明的上述和其他目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。
附图说明
图1为本发明的用于烧录型微控制器的选项保护电路较佳具体实施例;
图2为本发明的选项下载单元较佳具体实施例;
图3为本发明的选项预存单元较佳具体实施例;
图4为本发明的错误检查与数据回复产生单元较佳具体实施例;
图5为本发明的循环冗余检查较佳具体实施例;
图6为本发明的用于烧录型微控制器的选项保护电路另一较佳具体实施例。
其中,附图标记
1用于烧录型微控制器的选项保护电路
2选项下载单元
3选项预存单元
4错误检查与数据回复产生单元
5下载选项控制单元
6选项只读存储器
7多路选择器
8解码单元
9选项暂存单元
10暂存器
11多对一多路选择器
12第一循环冗余检查产生单元
13第二循环冗余检查产生单元
14存储器控制单元
15存储单元
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于盛群半导体股份有限公司,未经盛群半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810149525.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:鞋帮结构、制作鞋的方法和鞋结构
- 下一篇:时序化的数据处理方法、装置及系统