[发明专利]半导体集成电路有效
申请号: | 200810161064.4 | 申请日: | 2008-09-26 |
公开(公告)号: | CN101403989A | 公开(公告)日: | 2009-04-08 |
发明(设计)人: | 国江周市;町村广喜 | 申请(专利权)人: | 恩益禧电子股份有限公司 |
主分类号: | G06F11/28 | 分类号: | G06F11/28 |
代理公司: | 中原信达知识产权代理有限责任公司 | 代理人: | 孙志湧;安 翔 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 集成电路 | ||
1.一种半导体集成电路,包括:
宏,所述宏能够变为预定状态;
第一寄存器,所述第一寄存器耦合到所述宏以接收预定信号,以 存储表示所述宏在特定时间点上是否处于所述预定状态的、在所述特 定时间点上存储的第一值,以及以存储表示在所述特定时间点之后的 另一个特定时间点上所述宏是否处于所述预定状态的、在所述另一个 特定时间点上存储的第一值;以及
第二寄存器,所述第二寄存器构造成存储表示在所述特定时间点 之前所述宏是否已处于所述预定状态的、根据所述特定时间点存储的 第二值,而所述第二寄存器保持根据所述特定时间点存储的所述第二 值并且不将根据所述特定时间点存储的所述第二值更新成根据所述另 一个特定时间点存储的第二值。
2.根据权利要求1所述的半导体集成电路,其中所述预定状态是 重置状态,并且所述宏响应于接收重置信号而变为所述重置状态。
3.根据权利要求1所述的半导体集成电路,其中当所述宏被调试 时,所述第一寄存器分别存储在所述特定时间点上存储的所述第一值 和在所述另一个特定时间点上存储的所述第一值。
4.根据权利要求1所述的半导体集成电路,该半导体集成电路还 包括:
控制电路,所述控制电路从所述第一寄存器输出在所述特定时间 点上存储的所述第一值,从所述第二寄存器输出根据所述特定时间点 存储的所述第二值,并且还输出在所述另一个特定时间点上存储的所 述第一值到外部装置。
5.根据权利要求4所述的半导体集成电路,其中所述控制电路响 应于来自所述外部装置的指令而输出在所述特定时间点上存储的所述 第一值和根据所述特定时间点存储的所述第二值到所述外部装置。
6.根据权利要求4所述的半导体集成电路,其中所述外部装置是 执行所述宏的调试的调试器。
7.根据权利要求4所述的半导体集成电路,其中所述控制电路是 TAP控制器,所述TAP控制器具有捕捉DR状态,在该捕捉DR状态 中所述控制电路输出在所述特定时间点上存储的所述第一值和根据所 述特定时间点存储的所述第二值到所述外部装置,并且所述TAP控制 器具有更新DR状态,在该更新DR状态中所述控制电路在所述第二寄 存器中存储根据所述特定时间点存储的所述第二值,所述控制电路在 所述捕捉DR状态后变为所述更新DR状态,
其中,响应于变为所述更新DR状态,在所述宏的所述预定状态 在所述捕捉DR状态和所述更新DR状态之间改变为另一个状态的情况 下,所述控制电路在所述第二寄存器中存储表示所述宏已处于所述预 定状态的根据所述特定时间点存储的所述第二值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于恩益禧电子股份有限公司,未经恩益禧电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810161064.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:以字体提示语言交互地解出约束条件
- 下一篇:衬底输送装置