[发明专利]半导体存储器件及其驱动方法有效
申请号: | 200810167181.1 | 申请日: | 2008-09-28 |
公开(公告)号: | CN101399079A | 公开(公告)日: | 2009-04-01 |
发明(设计)人: | 尹锡彻 | 申请(专利权)人: | 海力士半导体有限公司 |
主分类号: | G11C11/4078 | 分类号: | G11C11/4078 |
代理公司: | 北京集佳知识产权代理有限公司 | 代理人: | 杨林森;康建峰 |
地址: | 韩国京畿*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 存储 器件 及其 驱动 方法 | ||
1.一种半导体存储器件,包括:
第一锁存器,被配置成响应于模式寄存器设置MRS命令脉冲来锁存 由多位构成的模式寄存器设置MRS代码;
代码控制器,被配置成响应于来自所述第一锁存器的输出信号中的预 设位的代码值来生成用于表示所述模式寄存器设置MRS代码是否为非法 的控制信号;
第二锁存器,被配置成响应于所述控制信号而选择性地锁存来自所述 第一锁存器的输出信号;以及
模式解码器,被配置成对来自所述第二锁存器的输出信号进行解码, 以输出工作模式。
2.如权利要求1所述的半导体存储器件,其中,多位的所述模式寄 存器设置MRS代码是在施加所述模式寄存器设置MRS命令脉冲时经由 多个地址引脚而输入的。
3.如权利要求2所述的半导体存储器件,其中,所述第二锁存器包 括与来自所述第一锁存器的模式寄存器设置MRS代码的多位对应的多个 位锁存器。
4.如权利要求3所述的半导体存储器件,其中,所述多个位锁存器 中的每个包括:
缓冲器,被配置成缓冲从所述第一锁存器输出的模式寄存器设置 MRS代码的对应位,
传递单元,被配置成响应于所述控制信号而选择性地传递来自所述缓 冲器的输出信号,以及
锁存器,被配置成锁存来自所述传递单元的输出信号。
5.如权利要求2所述的半导体存储器件,其中,所述代码控制器包 括:
第一非法代码检测器,被配置成接收从所述第一锁存器输出的模式寄 存器设置MRS代码的第一和第二位,以检测预定的非法代码组合,
第二非法代码检测器,被配置成采用所述第一和第二位来检测与从所 述第一非法代码检测器中检测的预定的非法代码组合不同的预定的非法 代码组合,以及
组合单元,被配置成组合来自所述第一非法代码检测器和所述第二非 法代码检测器的输出信号,以输出所述控制信号。
6.如权利要求2所述的半导体存储器件,其中,所述代码控制器响 应于与列地址选通CAS延时对应的位的模式寄存器设置MRS代码而生 成所述控制信号。
7.如权利要求6所述的半导体存储器件,还包括:
第一非法代码检测器,被配置成接收从所述第一锁存器输出的模式寄 存器设置MRS代码的第一至第三位,以检测预定的非法代码组合,
第二非法代码检测器,被配置成采用从所述第一锁存器输出的模式寄 存器设置MRS代码的第一和第二位来检测与从所述第一非法代码检测器 中检测的预定的非法代码组合不同的预定的非法代码组合,
第三非法代码检测器,被配置成接收所述第一和第二位来检测与从所 述第一非法代码检测器和所述第二非法代码检测器中检测的预定的非法 代码组合不同的预定的非法代码组合,以及
组合单元,被配置成组合来自所述第一非法代码检测器、所述第二非 法代码检测器和所述第三非法代码检测器的输出信号,以输出所述控制信 号。
8.如权利要求7所述的半导体存储器件,其中,所述第一非法代码 检测器包括:第一至第三反相器,被配置成分别将从所述第一锁存器输出 的模式寄存器设置MRS代码的第一至第三位反相;以及第一与非门,被 配置成对来自所述第一至第三反相器的输出信号进行与非操作。
9.如权利要求8所述的半导体存储器件,其中,所述第二非法代码 检测器包括:第四和第五反相器,被配置成将从所述第一锁存器输出的模 式寄存器设置MRS代码的第一和第二位反相;以及第二与非门,被配置 成对来自所述第四和第五反相器的输出信号以及所述模式寄存器设置 MRS代码的第三位进行与非操作。
10.如权利要求9所述的半导体存储器件,还包括:
第三与非门,被配置成对从所述第一锁存器输出的模式寄存器设置 MRS代码的第一至第三位进行与非操作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于海力士半导体有限公司,未经海力士半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810167181.1/1.html,转载请声明来源钻瓜专利网。