[发明专利]优化多管芯微处理器中的频率和性能的方法、设备和系统有效
申请号: | 200810182271.8 | 申请日: | 2008-11-17 |
公开(公告)号: | CN101446856A | 公开(公告)日: | 2009-06-03 |
发明(设计)人: | J·P·阿拉里;V·乔治;S·贾哈吉达;O·拉姆丹;O·J·内森;T·齐夫 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F1/32 | 分类号: | G06F1/32;G06F1/20 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 柯广华;王丹昕 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 优化 管芯 微处理器 中的 频率 性能 方法 设备 系统 | ||
1.一种具有第一座和第二座的处理器,包括:
发送和接收所述第一座和第二座上的每个相应核的功率状态的 接口;以及
所述第一座中的频率选择逻辑,与所述接口耦合,从所述第二座 接收每个相应核的功率状态,至少部分地根据所述第一座和第二座的 各核的功率状态来确定所述第一座和第二座上的各核的工作频率。
2.如权利要求1所述的处理器,其中,所述接口发送加速模式 状态。
3.如权利要求1所述的处理器,其中,各座具有单处理器核。
4.如权利要求1所述的处理器,其中,各座具有两个处理器核。
5.如权利要求1所述的处理器,还包括:各座上的存储器,存 储各核的功率状态。
6.如权利要求1所述的处理器,其中,所述接口是串行接口。
7.如权利要求6所述的处理器,其中,所述串行接口是双线接 口。
8.如权利要求7所述的处理器,其中,所述双线接口具有用于 发送所述核功率状态的数据的串行流的第一线和用于接收所述核功 率状态的数据的串行流的第二线。
9.如权利要求8所述的处理器,其中,所述双线接口利用被转 换成串行流的数据分组。
10.一种用于微处理器热管理的设备,包括:
从多座处理器接收多个核的功率状态的接口;以及
频率选择逻辑,至少部分地根据各核的功率状态来确定所述多座 处理器上的各核的工作频率。
11.如权利要求10所述的设备,其中,所述接口是串行接口。
12.如权利要求11所述的设备,其中,所述串行接口是双线接 口。
13.如权利要求12所述的设备,其中,所述双线接口具有用于 发送所述核功率状态的数据的串行流的第一线和用于接收所述核功 率状态的数据的串行流的第二线。
14.如权利要求13所述的设备,其中,所述双线接口利用被转 换成串行流的数据分组。
15.一种用于微处理器热管理的系统,包括:
多座处理器,各座至少具有一个核;
发送和接收所述多座处理器上的每个相应核的功率状态的接口; 以及
所述多座处理器的至少一个座中的频率选择逻辑,与所述接口耦 合,从其它座接收每个相应核的功率状态,至少部分地根据各核的功 率状态来确定所述多座处理器上的各核的工作频率。
16.如权利要求15所述的系统,还包括:各座上的存储器,存 储各核的功率状态。
17.如权利要求16所述的系统,其中,所述接口是串行接口。
18.如权利要求17所述的系统,其中,所述串行接口是双线接 口。
19.如权利要求18所述的系统,其中,所述双线接口具有用于 发送所述核功率状态的数据的串行流的第一线和用于接收所述核功 率状态的数据的串行流的第二线。
20.如权利要求15所述的系统,其中,所述频率选择逻辑分析 来自多座处理器的所有座的活动核的数量,并对所述多座处理器的所 有核选择工作频率。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810182271.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:触敏片构件、输入装置以及电子设备
- 下一篇:控制装置、工作机械及显示方法