[发明专利]接收电路无效

专利信息
申请号: 200810184348.5 申请日: 2008-12-10
公开(公告)号: CN101494042A 公开(公告)日: 2009-07-29
发明(设计)人: 猪濑浩 申请(专利权)人: 恩益禧电子股份有限公司
主分类号: G09G5/00 分类号: G09G5/00
代理公司: 中原信达知识产权代理有限责任公司 代理人: 孙志湧;穆德骏
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 接收 电路
【说明书】:

技术领域

本发明涉及一种接收电路,更具体地涉及一种根据从发送端设备输出的信号检测链路状态的接收电路。

背景技术

近年来,常常根据在每个本体发送和接收端设备中是否连接第三方通信的判定来执行各种控制。DVI(数字视频接口)标准是在控制操作中包括这样的连接检查的标准之一。HDMI(高清晰多媒体接口)标准是包括作为视频数据传递相关功能的DVI标准的内容的另一标准。

在下面,将描述在这些DVI和HDMI标准的情况下如何检测连接。

图4示出传统示例中接收符合DVI标准的信号的接收电路100的方框图。如图4所示,接收电路100通过连接器连接到其对象发送端设备。接收电路100包括+5V检测电路101、TMDS时钟接收电路102、DDC接收电路103、和显示设备控制电路104。+5V接收电路通过连接器的+5V端子并通过另一端子P101接收从发送端设备输出的+5V信号。+5V检测电路101在检测+5V信号时,向显示设备控制电路104输出+5V检测信号。于是显示设备104由该+5V检测信号激活。+5V端子和HPD端子通过电阻器R彼此连接。因此,5V的信号作为HPD(热插拔检测)信号通过HPD端子输出到发送端设备。于是,发送端设备根据HPD信号识别到对象接收端设备的连接状态。

TMDS时钟接收电路接收TMDS(最小化传输差分信号)时钟并向显示设备控制电路104输出TMDS信号,其中,所述TMDS时钟为发送数据的发送时钟。该TMDS时钟是差分信号;其正相位侧时钟通过TMDS+端子和另一端子P102提供给对象,而其反相位侧时钟通过TMDS-端子和另一端子P103提供给对象。DDC接收电路103接收用于从EDID(扩展显示识别数据)ROM 110读取信息的DDC(显示数据通道)时钟,并向显示设备控制电路104输出DDC信号。EDID ROM 110存储与接收端设备(例如显示设备)相关的信息。发送端设备根据从EDID ROM 110读取的信息确定待发送到发送端设备的数据格式。DDC时钟分别通过DDC时钟端子和通过端子104输出到DDC接收电路103,并且从EDID ROM 110读取的信息通过DDC数据端子输出到发送端设备,然后通过端子P105输出到DDC接收电路103。

图5示出用于示出该接收电路中控制状态如何变化的时序。如图5所示,如果没有检测到+5V信号输入,则接收电路100判定相对于对象发送端设备的链路断开状态,然后,例如,停止显示设备控制电路104的操作。当检测+5V的信号输入时,接收电路100识别与对象发送端设备的链路的建立(接通),然后向显示设备控制电路104报告链路激活状态并导通显示设备。此外,当从发送端设备指示接收电路100进入链路未激活状态时,该接收电路100进入节能模式,以降低操作中的功率消耗。如果没有从发送端设备指示接收电路100进入链路激活状态达到预定的时间,则该接收电路100进入进一步降低功率消耗的操作模式。另一方面,如果在节能模式中从发送端设备指示接收电路100进入链路激活状态,则该接收电路100再次导通显示设备。

传统的接收电路以根据+5V信号的方式识别到本体发送端设备的连接状态。非专利技术的文献1(Digital Visual Interface SpecificationRevision 1.0 Appendix C.Digital Monitor Power State)详细公布了根据DVI标准的该连接状态检查方法。专利文献1(JP-A-2007-225980)也公布了发送端设备中如何识别连接状态的另一示例。具体地,专利文献1公布了当接收端设备接收到为模拟信号的视频信号时,发送端设备如何识别连接状态。用于发送DDC时钟和DDC数据的路由在接收端设备中通常采用上拉构造。在上拉构造这样的发送路由中,发送路由的电势根据发送端设备的连接状态而改变。因此,在专利文献1中,根据该发送路由的电势识别连接状态。然而,在接收端设备中,发送路由通常保持上拉,因而接收端设备不能识别该电势变化。因此,接收端设备不能使用专利文献1中所公布的方法。

发明内容

如上所述,DVI和HDMI标准使得通过使用+5V信号能够识别接收电路与发送端电路之间的连接状态。然而,近年来,半导体设备的制造工艺已越来越微小化并且当形成能承受5V电压的高耐压元件时,元件的尺寸比其它低耐压电路大得多。因此,在以上的接收电路100中,+5V检测电路在电路规模上比其它电路大得多,因而未减小接收电路100的半导体设备芯片尺寸。这是成问题的。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于恩益禧电子股份有限公司,未经恩益禧电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200810184348.5/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top