[发明专利]微束等离子弧焊DSP控制的集成接口逻辑布图方法无效

专利信息
申请号: 200810200823.3 申请日: 2008-10-07
公开(公告)号: CN101430551A 公开(公告)日: 2009-05-13
发明(设计)人: 何建萍;马春伟;黄晨;焦馥杰;徐培全 申请(专利权)人: 上海工程技术大学
主分类号: G05B19/414 分类号: G05B19/414
代理公司: 上海伯瑞杰知识产权代理有限公司 代理人: 何葆芳
地址: 200336*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 等离子 dsp 控制 集成 接口 逻辑 方法
【权利要求书】:

1.一种微束等离子弧焊DSP控制的集成接口逻辑布图方法,其特征是,用复杂可编程逻辑控制器作为微束等离子弧焊DSP控制的集成接口,通过编程完成复杂可编程逻辑控制器内核的逻辑布图过程,实现微束等离子弧焊DSP控制的接口逻辑功能,复杂可编程逻辑控制器内核的逻辑布图过程包括逻辑定义过程和逻辑布图运算过程:

1)逻辑定义过程包括输入输出逻辑量定义、输入输出逻辑向量定义、中间逻辑量定义、中间逻辑向量定义、内部总线定义、输出锁存向量定义六个步骤:

①定义输入逻辑量ps、i_s、ds、strb、br、r_w、w_r、we、a15、a2、a1、a0,定义输出逻辑量pda、ramce、ramoe、ramwe;

②定义4位输入逻辑向量key_row,定义4位输出逻辑向量key_line,定义16位输入/输出逻辑向量data,定义16位输出逻辑向量data_out,定义5位输入逻辑向量data_in;

③io_oe、io_wr、io_ce定义为中间逻辑量;

④w_r、strb、br集成定义为3位中间逻辑向量ramoe_s,we、strb集成定义为2位中间逻辑向量ramwe_s,w_r、strb对应的逻辑量集成定义为2位中间逻辑向量iooe_s,we、strb对应的逻辑量集成定义为2位中间逻辑向量iowe_s,a15、a2、a1、a0集成定义为4位输入的逻辑中间向量ad;

⑤inter_bus_out定义为内部输出总线,inter_bus_in定义为内部输入总线;

⑥data_out_latch定义为数据输出锁存向量,key_line_latch定义为键行锁存向量;

2)逻辑布图运算过程包括存储器逻辑控制运算、输入输出逻辑控制运算、数据输入逻辑运算、数据输出逻辑运算四个步骤:

①存储器逻辑控制运算:依次逻辑运算存储器控制的逻辑量pda、ramce、ramoe、ramwe,pda由strb和ds逻辑运算得到,ramce由strb、ps、ds逻辑运算得到,ramoe由ramoe_s、ps、ds逻辑运算得到,ramwe由ramwe_s、ps、ds逻辑运算得到;

②输入输出逻辑控制运算:依次逻辑运算输入输出的逻辑控制量io_oe、io_wr、io_ce,io_oe由i_s和iooe_s逻辑运算得到,io_wr由i_s和iowe_s逻辑运算得到,io_ce由i_s和strb逻辑运算得到;

③数据输入逻辑运算:有选择地将key_row输入逻辑向量或data_in输入逻辑向量输入到内部输入总线inter_bus_in上,再送到16位输入/输出逻辑向量data上,key_row和data_in的选择由io_ce、io_oe、ad逻辑运算得到;

④数据输出逻辑运算:将16位输入/输出逻辑向量data上的数据传送到内部输入总线inter_bus_in上,再有选择地将内部输入总线inter_bus_in上的数据输出到16位输出逻辑向量data_out或4位输出逻辑向量key_line上,data_out和key_line的选择由io_ce、io_wr、ad逻辑运算得到;

所述的输入逻辑量ps、i_s、ds、strb、br、r_w、w_r、we是复杂可编程逻辑控制器输入从数字信号处理器传递的控制信号,输出逻辑量pda、ramce、ramoe、ramwe是复杂可编程逻辑控制器输出到存储器的相应控制信号,16位输入/输出逻辑向量data是复杂可编程逻辑控制器与数字信号处理器之间传递的数据信号,ad是复杂可编程逻辑控制器输入从数字信号处理器传递的地址信号,16位输出逻辑向量data_out是复杂可编程逻辑控制器向微束等离子弧焊DSP控制的外围系统输出的数据,5位输入逻辑向量data_in是复杂可编程逻辑控制器从微束等离子弧焊DSP控制的外围系统输入的数据,4位输出逻辑向量key_line是复杂可编程逻辑控制器向微束等离子弧焊DSP控制的面板操作键盘输出的键扫描数据,4位输入逻辑向量key_row是复杂可编程逻辑控制器从微束等离子弧焊DSP控制的面板操作键盘输入的键值数据。

2.如权利要求1所述的微束等离子弧焊DSP控制的集成接口逻辑布图方法,其特征是,数据输入逻辑运算时io_ce和io_oe均需有效,否则,16位输入/输出逻辑向量data为三态输出。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海工程技术大学,未经上海工程技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200810200823.3/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top