[发明专利]并行输入串行输出的转换电路有效
申请号: | 200810202829.4 | 申请日: | 2008-11-17 |
公开(公告)号: | CN101741393A | 公开(公告)日: | 2010-06-16 |
发明(设计)人: | 喻骞宇;杨家奇;邓志兵 | 申请(专利权)人: | 中芯国际集成电路制造(上海)有限公司 |
主分类号: | H03M9/00 | 分类号: | H03M9/00;H03K19/0944 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 李丽 |
地址: | 201203 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 并行 输入 串行 输出 转换 电路 | ||
1.一种并行输入串行输出的转换电路,包括:
多个切换单元,所述切换单元包括电流型逻辑电路,所述电流型逻辑电 路包括:第一晶体管、第二晶体管及第三晶体管的第一串联晶体管组,其中, 第一晶体管的控制端用于接收第一时钟信号,第二晶体管的控制端用于接收 第二时钟信号,第三晶体管的控制端用于接收并行数据的其中一个数据位;
第四晶体管、第五晶体管及第六晶体管的第二串联晶体管组,其中,第 四晶体管的控制端用于接收第一时钟信号,第五晶体管的控制端用于接收第 二时钟信号,第六晶体管的控制端用于接收并行数据的其中一个数据位的逻 辑补值;
第一上拉器件,连接于所述电压输出单元与第一晶体管之间;
第二上拉器件,连接于所述电压输出单元与第四晶体管之间;
其中,第三晶体管与第六晶体管连接到公共接合点;第一上拉器件与第 一晶体管的接合点为第二输出端;第二上拉器件与第四晶体管的接合点为第 一输出端,所述第一输出端的输出信号与第二输出端的输出信号互为逻辑补 值;
其中每一个切换单元在工作时接收第一时钟信号与第二时钟信号,所述 第一、第二时钟信号的频率相同;每一个切换单元中的第一时钟信号与第二 时钟信号之间具有相移量,多个切换单元中相邻二个切换单元的第一时钟信 号之间具有相位差;
所述多个切换单元根据所述相位差依序接收并行数据中的数据位,其中, 每一个切换单元在对应于所述相移量的时间窗口内接收对应的一个数据位;
电压输出单元,用于为所述多个切换单元提供工作电压。
2.根据权利要求1所述的并行输入串行输出的转换电路,其特征在于,进 一步包括与所述多个切换单元分别连接的共用电流源。
3.根据权利要求1所述的并行输入串行输出的转换电路,其特征在于,所 述电流型逻辑电路中的第一、第二、第三、第四、第五、第六晶体管为场效 应管,所述控制端为场效应管的栅极。
4.根据权利要求1所述的并行输入串行输出的转换电路,其特征在于,所 述多个切换单元中相邻二切换单元的二个第一时钟信号之间的相位差为:
其中,Δt为所述相位差,T为所述并行数据中系统时钟的周期,N为所述 并行数据中的数据位数。
5.根据权利要求1所述的并行输入串行输出的转换电路,其特征在于,所 述相移量为:
其中,Ps为所述相移量,b为相邻时钟信号的次序差量,Δt为所述相位 差,T为所述并行数据中系统时钟的周期,N为所述并行数据中的数据位数。
6.根据权利要求1所述的并行输入串行输出的转换电路,其特征在于,所 述时间窗口为:
其中,ΔTw为所述时间窗口,T为所述并行数据中系统时钟的周期,N为 所述并行数据中的数据位数。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(上海)有限公司,未经中芯国际集成电路制造(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810202829.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:整合式管理的工业存储系统与方法
- 下一篇:直流/直流转换器