[发明专利]全数字全集成的频率综合发生器及方法无效

专利信息
申请号: 200810203561.6 申请日: 2008-11-28
公开(公告)号: CN101753287A 公开(公告)日: 2010-06-23
发明(设计)人: 刘欢艳;王险峰 申请(专利权)人: 上海芯略电子科技有限公司
主分类号: H04L7/033 分类号: H04L7/033
代理公司: 上海智信专利代理有限公司 31002 代理人: 吴林松
地址: 201204 上海市浦东区*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 数字 集成 频率 综合 发生器 方法
【说明书】:

技术领域

发明属于通信领域,涉及一种频率综合发生器及方法,尤其是一种可用于无线通信系统的全数字全集成的频率综合发生器及方法,特别是涉及用于调频和调幅接收系统中,产生满足一定频偏要求的全数字全集成频率综合发生器及方法。

背景技术

频率综合发生器是一个完整的无线通信收发系统中重要的组成部分,用于产生接收和发射装置都必不可少的本振信号。对频率综合发生器的基本要求包括三个方面:可编程,从而在工作频带内的所有信道都可以产生相应的本振信号;稳定时间短,从而实现快速建立连接,减少数据信息丢失;输出的本振信号要尽可能的“干净”,低相位噪声对发射信号质量和接收选择性都起着至关重要的作用。

锁相环是频率综合发生器最普遍的实现方式之一,其基本构成框图如图1所示,包括鉴频鉴相器、电荷泵,环路滤波器,压控振荡器和可编程分频器。锁相环将输出时钟频率锁定在参考时钟频率的整数或小数倍上,这个倍数由可编程分频数决定,通过∑-Δ调制器控制可编程分频器的分频数,可以实现小数分频,获得更高的频率精度。

对于本振信号的相位噪声和建立时间的要求,决定了锁相环的环路带宽,对于窄环路带宽的应用,环路滤波器的电容值太大,无法片内集成,需要通过器件实现环路滤波器,从而降低了芯片集成度,提高了成本。

发明内容

本发明的目的在于提供一种可用于无线通信系统的全数字全集成的频率综合发生器及方法,该频率综合发生器可产生满足一定频偏要求的信号用作接收装置的本振信号,通过全数字控制的方案替代传统锁相环的模拟方案,去掉环路滤波器,从而去掉相应的片外器件,实现全集成,降低成本。

为达到以上目的,本发明所采用的解决方案是:

一种可用于无线通信系统的全数字全集成的频率综合方法,其包括:

参考时钟,作为对输出时钟计数的时钟基准;

可编程频率字,作为输出时钟计数结果的比较基准,判断数控振荡器输出时钟频率偏高还是偏低;

粗调控制字,调整数控振荡器输出时钟频率找到最接近目标频率的电容线;

细调控制字,调整数控振荡器输出时钟频率找到最接近目标频率且满足频偏要求的电容点,

数控振荡器数字校准模块根据参考时钟和频率字,通过调节其输出给数控振荡器的粗调控制字和细调控制字进行粗调及细调,使得数控振荡器输出时钟频率与目标频率最接近,且满足一定的频偏要求。

进一步,数控振荡器数字校准模块的粗调过程包括:

细调控制字设为中间值;

在M1个参考时钟周期内对数控振荡器输出时钟计数N1;

计数结果N1与可编程频率字(M1*Freq.word)比较,判断当前数控振荡器输出时钟偏高还是偏低,调整数控振荡器粗调控制字,找到最接近目标频率的电容线。

数控振荡器数字校准模块的细调过程包括:

粗调控制字保持不变;

在M2个参考时钟周期内对数控振荡器输出时钟计数N2;

计数结果N2与可编程频率字(M2*Freq.word)比较,判断当前数控振荡器输出时钟偏高还是偏低,调整数控振荡器细调控制字,找到最接近目标频率且满足频偏要求的电容点,参考时钟周期M2远大于M1。

当温度电压等外界条件发生变化时,数控振荡器振荡频率会发生漂移,DSP频偏检测模块通过计算解调到基带的信号的瞬时相位的平均值检测出频偏大小,并反馈给数控振荡器数字校准模块,要求振荡频率增加Δf或减小Δf,数字校准模块通过改变数控振荡器的细调控制字调整振荡频率并且保持频偏始终满足指标要求。

一种全数字全集成的频率综合发生器,其包括数控振荡器、数控振荡器数字校准模块、数字信号处理频偏检测模块,数控振荡器数字校准模块与数控振荡器相连,数字校准模块以参考时钟和可编程频率字为基准,对数控振荡器的输出时钟进行粗调及细调控制;数控振荡器数字校准模块还与数字信号处理频偏检测模块相连,数字校准模块以频偏检测结果为基准,对数控振荡器的输出时钟进行细调控制。

该频率综合发生器通过数控振荡器、数控振荡器数字校准模块以及数字信号处理频偏检测模块之间的反馈连接及控制,实现了全数字的频率综合方法,去掉了环路滤波器,从而实现了全集成。

由于采用了上述方案,本发明具有以下特点:通过全数字控制的方案替代传统锁相环的模拟方案,去掉环路滤波器,从而去掉相应的片外器件,实现全集成,其结构简单并可降低成本。

本发明的频率综合发生器及方法,采用全数字全集成,其结构简单,成本低。本发明通过全数字控制的方案替代传统锁相环的模拟方案,去掉环路滤波器,从而去掉相应的片外器件,实现全集成,降低成本。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海芯略电子科技有限公司,未经上海芯略电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200810203561.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top