[发明专利]具有保持功能的MTCMOS触发器无效
申请号: | 200810213828.X | 申请日: | 2008-09-11 |
公开(公告)号: | CN101388658A | 公开(公告)日: | 2009-03-18 |
发明(设计)人: | 李载准 | 申请(专利权)人: | 东部高科股份有限公司 |
主分类号: | H03K3/3562 | 分类号: | H03K3/3562;H03K3/012;H03K19/20;H03K19/0948 |
代理公司: | 隆天国际知识产权代理有限公司 | 代理人: | 郑小军;冯志云 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 保持 功能 mtcmos 触发器 | ||
1.一种MTCMOS触发器,包括:
信号发生器,适用于根据保持信号和外部时钟信号的变化来输出内部时钟信号或者睡眠模式控制信号;
主锁存器,适用于根据该内部时钟信号来锁存输入信号以及输出主锁存器输出信号;以及
从锁存器,连接到实际接地,并且适用于在该内部时钟信号的控制下锁存该主锁存器信号、输出从锁存器输出信号,以及在睡眠模式下、在睡眠模式控制信号的控制下维持所锁存的信号。
2.根据权利要求1所述的MTCMOS触发器,其中该信号发生器包括:
NAND门,使用该保持信号和该外部时钟信号作为输入;以及
反相器,用于将该NAND门的输出信号反相。
3.根据权利要求2所述的MTCMOS触发器,其中该内部时钟信号和该睡眠模式控制信号中至少之一是该NAND门和该反相器中至少之一的输出。
4.根据权利要求2所述的MTCMOS触发器,其中该NAND门包括并联连接的两个NMOS晶体管,所述两个NMOS晶体管与两个串联连接的PMOS晶体管串联连接,并且该外部时钟信号和该保持信号被施加到所述PMOS晶体管和所述NMOS晶体管。
5.根据权利要求1所述的MTCMOS触发器,其中该主锁存器包括:
主锁存器门,在该内部时钟信号的控制下打开或关闭,以将该输入信号输出到第一节点;
第一反相器,适用于将该第一节点的信号反相,以将所反相的信号输出到第二接点;
第二反相器,适用于接收该第二节点的信号,以将所接收的信号反相;以及
第一传输门,适用于在该内部时钟信号的控制下将该第二反相器的信号输出到该第一节点,
其中,该主锁存器门、该第一反相器、该第二反相器以及该传输门被在睡眠模式下关闭的底脚单元浮置。
6.根据权利要求5所述的MTCMOS触发器,其中该从锁存器包括:
从锁存器门,适用于在该内部时钟信号的控制下将该第二节点的信号传输到第三节点,或者根据该睡眠模式控制信号而关闭该从锁存器门;
第三反相器,适用于接收该第三节点的信号并将其反相,以将所反相的信号输出到第四节点;
第四反相器,适用于接收该第四节点的信号并将其反相;以及
第二传输门,适用于在该内部时钟信号或者该保持控制信号的控制下将该第四反相器的信号输出到该第三节点,
其中,该从锁存器门、该第三反相器、该第四反相器以及该第二传输门连接到实际接地。
7.一种MTCMOS触发器,包括:
信号发生器,适用于根据保持信号和外部时钟信号中的变化而输出内部时钟信号或者睡眠模式控制信号;
主锁存器,适用于根据该内部时钟信号将输入信号锁存、输出主锁存器输出信号,以及根据外部复位信号输出低信号;以及
从锁存器,连接到实际接地,并且适用于在该内部时钟信号的控制下将该主锁存器信号锁存、输出从锁存器输出信号,在该保持控制信号的控制下维持所锁存的信号,以及在睡眠模式下根据该复位信号输出均匀的输出信号。
8.根据权利要求7所述的MTCMOS触发器,其中该信号发生器包括:
NAND门,使用该保持信号和该外部时钟信号作为输入;以及
反相器,用于将该NAND门的输出信号反相。
9.根据权利要求8所述的MTCMOS触发器,其中该内部时钟信号和该睡眠模式控制信号中至少之一是该NAND门和该反相器中至少之一的输出。
10.根据权利要求8所述的MTCMOS触发器,其中该NAND门包括并联连接的两个NMOS晶体管,所述两个NMOS晶体管与两个串联连接的PMOS晶体管串联连接,并且该外部时钟信号和该保持信号被施加到所述PMOS晶体管和NMOS晶体管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东部高科股份有限公司,未经东部高科股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810213828.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用于向目标系统提供消息的消息传送接口系统
- 下一篇:海水和消防用水的联合系统