[实用新型]一种多心跳信号双控存储控制器无效
申请号: | 200820018137.X | 申请日: | 2008-02-19 |
公开(公告)号: | CN201153943Y | 公开(公告)日: | 2008-11-26 |
发明(设计)人: | 于治楼;梁智豪 | 申请(专利权)人: | 浪潮电子信息产业股份有限公司 |
主分类号: | A61B5/0255 | 分类号: | A61B5/0255 |
代理公司: | 济南信达专利事务所有限公司 | 代理人: | 姜明 |
地址: | 250014山东*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 多心 信号 存储 控制器 | ||
1、技术领域
本实用新型涉及计算机存储技术领域,具体地说是一种多心跳信号双控存储控制器。
2、背景技术
信息技术正从以计算设备为核心的计算时代进入到以存储设备为核心的存储时代,网络化存储将成为未来存储市场的热点,网络存储已成为继计算机浪潮和互联网浪潮之后的第三次浪潮。目前国内外中高端存储产品为提高其容错性能,一般采用双控制器,双控制器之间往往通过串口或千兆网络通信做为心跳检测通道,以检测控制器工作是否正常,由于心跳信号太少,也容易因各类异常而造成检测异常,造成工作不稳定。
3、发明内容
本实用新型的目的是提供一种多心跳信号检测的双控存储控制器,存储控制器之间通过串口、千兆网络、SAS、I2C等信号线连接,通过这些信号线进行通信,相互判断对方的工作状态,如某一存储控制器出现异常,另一个存储控制器接管其工作,从而实现双控冗余。
4、附图说明
附图1为一种多心跳信号双控存储控制器的电路结构示意图。
存储控制器1(1)、存储控制器2(2)、串口心跳信号线(18)、I2C心跳信号线(19)、SAS心跳信号线(20)、千兆网络心跳信号线(21)、SDRAM(22)、BIOS(23)、硬盘(3-17)组成,每个硬盘均通过SAS/SATA信号分别连接到存储控制器1(1)和存储控制器2(2)
5、实施方式
下面结合附图对多心跳信号双控存储控制器作以下详细的说明。
在一个机箱内集成存储控制器1(1)、存储控制器2(2)、2路串口心跳信号线(18)、2路I2C心跳信号线(19)、2路SAS心跳信号线(20)、2路千兆网络心跳信号线(21)、SDRAM(22)BIOS(23)硬盘(3-17)。
两个存储控制器上电后,首先运行BIOS程序,对硬件进行初始化,然后将嵌入式操作系统、存储控制应用软件、心跳检测应用软件、存储双控切换应用软件下载到SDRAM中运行,心跳检测应用软件通过心跳信号与存储控制器进行通信,检测存储控制器的工作状态,两个存储控制器通过第一路串口进行心跳检测,如重复多次仍无法获得心跳应答响应,则使用第二路串口进行通讯,如有应答响应,则不执行存储双控切换软件,仍由当前有效的存储控制器读写硬盘。两个存储控制器通过第一路I2C信号线进行心跳检测,如重复多次无法获得应答响应,则使用第二路I2C信号线进行进行心跳检测,如有应答响应,则不执行存储双控切换软件,仍由当前有效的存储控制器读写硬盘。两个存储控制器通过第一路SAS信号线进行心跳检测,如重复多次无法获得应答响应,则使用第二路SAS信号线进行进行心跳检测,如有应答响应,则不执行存储双控切换软件,仍由当前有效的存储控制器读写硬盘。两个存储控制器通过第一路千兆网络信号线进行心跳检测,如重复多次无法获得应答响应,则使用第二路千兆网络信号线进行进行心跳检测。如有应答响应,则不执行存储双控切换软件,仍由当前有效的存储控制器读写硬盘。检测到某一存储控制器工作异常,正常的存储控制器随即执行存储双控切换软件,负责与主机的通信和读写硬盘。工作异常的存储控制器被修复上电后,自动运行心跳检测程序。
本实用新型中所使用的存储控制器、2路串口心跳信号线(18)、2路I2C心跳信号线(19)、2路SAS心跳信号线(20)、2路千兆网络心跳信号线(21)、SDRAM(22)、BIOS(23)硬盘(3-17)均为计算机技术领域的通用技术或通用部件。
本实用新型和现有技术相比,具有多条心跳检测信号,双控容错性更高、智能化程度高、适应用户各种应用环境等特点,因而具有很好的推广使用价值。
除说明书所述的技术特征外,均为本专业技术人员的已知技术。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮电子信息产业股份有限公司,未经浪潮电子信息产业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200820018137.X/2.html,转载请声明来源钻瓜专利网。