[实用新型]低摆幅差分信号总线传输数字中频的装置有效

专利信息
申请号: 200820030808.4 申请日: 2008-01-11
公开(公告)号: CN201226528Y 公开(公告)日: 2009-04-22
发明(设计)人: 王洪强 申请(专利权)人: 熊猫电子集团有限公司;南京熊猫电子股份有限公司;南京熊猫汉达科技有限公司
主分类号: H04L25/02 分类号: H04L25/02
代理公司: 南京天翼专利代理有限责任公司 代理人: 汤志武;王鹏翔
地址: 210002江*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 低摆幅差分 信号 总线 传输 数字 中频 装置
【说明书】:

一、技术领域

本实用新型涉及到抗干扰数字中频信号的传输装置,尤其是低摆幅差分信号总线传输数字中频的装置。

二、背景技术

在现代通信系统中,通常用模拟信号作为中频,采用射频线或离散线的方式进行信号传输。随着软件无线电台的掀起和高速抗干扰总线技术的发展,寻求一种新的传输中频的技术就显得尤为迫切。

目前大量采用的是传统的射频线的数字信号传输的方式,其在损耗、抗干扰性、对外干扰、可控速率等几个方面越来越不能满足通信系统的数字化和抗干扰的要求。

如果采用普通的点对点物理层接口如RS-422、RS-485、SCSI以及其它数据传输标准,由于其在速度、噪声/EMI、功耗、成本等方面所固有的限制越来越难以胜任任务。

三、发明内容

本实用新型目的是:提出一种LVDS低摆幅差分信号总线技术传输数字中频的装置,方便实现数字中频的抗干扰、低损耗、高速(且速率可调)的传输。

LVDS低摆幅差分信号总线技术传输数字中频的装置,包括DSP芯片及EEPROM、SDRAM构成的DSP处理装置,FPGA器件,LVDS差分传输控制单元,LVDS器件,AD和DA及外围控制电路构成;AD和DA连接FPGA器件的端口,DSP处理装置与FPGA器件的数据与控制端口相连接;LVDS差分传输控制单元包括LVDS驱动芯片构成的控制器,LVDS驱动芯片构成的控制器实现双向数据传输并与FPGA器件的控制端口相一连接;LVDS差分传输控制单元包括由DSP处理装置和FPGA器件构成前端中频采样处理、基带处理和基带LVDS差分传输控制单元;LVDS差分传输控制单元还包括信号处理板和信道板,设有并/串转换发送模块和串/并转换接收模块,信号处理板和信道板通过平衡变换差分电缆连接;LVDS差分传输控制单元还设有并/串转换发送模块和串/并转换接收模块;在信号处理板上,DSP处理机通过外部总线向FPGA发送缓存区内写入数据,FPGA通过DSP的主机口完成与DSP存储空间的数据交换。在信道板上,FPGA通过LVDS控制器和信号处理板进行数据交换;在收信工作时,将模拟中频信号经高速A/D采样后的数字信号经中频数字化处理后通过外部总线输出到FPGA缓冲存储器内,在FPGA内完成数据的组帧解帧转换控制,并通过LVDS控制器接口经差分平衡输出到信号处理板;在发信工作时,数据通过平衡电缆传输至信道接收板,在信道接收板内,数据经串/并转换后,送至DSP接口控制电路进行中频数据解调。LVDS差分控制单元采用3.3V供电电压。

在传输距离大于10米的情况下,实际单通道数据传输速率高达40Mbps,16个通道总的串行传输速率高达720Mbps。

本实用新型具有以下功能、特点和有益效果:

a)采用抗干扰总线传输数字中频方式,本实用新型能有效传输速率高达2.56Gbps的25~80MHz数字中频的信号,通过高速采样与数字上下变频,使得中频信号有效的传输。

b)高速传输数字中频本实用新型可根据需要调整传输的位数调整串行传输的速率。

c)抗脉冲干扰、宽带干扰、单音干扰本实用新型的差分平横传输的特点可有效的抗干扰,并且通过高速采样变频组帧数字化后的抗干扰能力得到大幅的提高。差分数据传输方式比单线数据传输对共模输入噪声有更强的抵抗能力。

d)低功耗、传输距离远。差分控制器采用3.3V供电电压。由于采用了抗干扰的总线技术,我们通过新型的LVDS(Low Voltage Differential Signaling)低摆幅差分信号总线技术实现了数字中频的传输。这种传输技术后,实现了数字中频的抗干扰、低损耗、高速的传输,对于实现新一代中频数字化的传输技术有着重要意义。与传统通过一根射频线传输模拟中频的方法比较,本实用新型采用的技术具有低噪声、低电磁抗干扰、低功耗、高速(且速率可调)的传输能力、速率可配置、无插损的优点。尤其是本实用新型能准确传输数字中频信号充分体现了抗干扰的优点,并能根据需要调整传输速率。

四、附图说明

图1是本实用新型数字中频信号LVDS总线传输的硬件方框图

图2是本实用新型LVDS数据传输的工作原理框图

图3是本实用新型主程序流程图

图4是本实用新型FPGA主程序流程图

图5是本实用新型LVDS接口控制器电路图

图6-7均是本实用新型FPGA接口电路

图8是DSP电路

图9是前端中频采样处理单元框图,

五、具体实施方式

1、本实用新型的硬件原理框图

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于熊猫电子集团有限公司;南京熊猫电子股份有限公司;南京熊猫汉达科技有限公司,未经熊猫电子集团有限公司;南京熊猫电子股份有限公司;南京熊猫汉达科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200820030808.4/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top