[实用新型]基于PCI总线的LED灯饰视频处理系统无效
申请号: | 200820051539.X | 申请日: | 2008-07-31 |
公开(公告)号: | CN201234381Y | 公开(公告)日: | 2009-05-06 |
发明(设计)人: | 贺前华;陈荣研;肖建明;李韬 | 申请(专利权)人: | 华南理工大学 |
主分类号: | H05B37/02 | 分类号: | H05B37/02 |
代理公司: | 广州市华学知识产权代理有限公司 | 代理人: | 李卫东 |
地址: | 510640广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 pci 总线 led 灯饰 视频 处理 系统 | ||
技术领域
本实用新型涉及LED灯饰控制技术,具体涉及一种基于PCI总线的LED灯饰视频处理系统。
背景技术
传统的景观照明多使用静态的霓虹灯作为幕墙装饰,仅有光亮和简单色彩变化效果,不能兼作为娱乐、广告、信息传播等用途,不能满足大型建筑物,如标志性楼、桥梁和广场的个性化特征需求,且耗电量相对较大。LED是一种新型的高效光源,相对于霓虹灯、日光灯而言,除具有无汞、省材、对环境无电磁污染、无有害射线等优点之外,更重要的是具有节能、寿命长等优势,发展LED技术已成为国家能源战略的重要组成部分。在景观照明中,由于LED采用低压供电,其用于绝缘的开销与霓虹灯相比要小得多,可靠性更高,因此LED灯光已是今后城市景观照明的主要发展趋势,近年来也得到了快速发展。
目前,LED灯饰的控制系统中使用较广泛的有DMX512控制系统,DMX512LED灯饰控制系统由演示效果设计软件(在PC机上使用)、主控器和LED灯具陈列组成,由于DMX512灯饰控制系统要对每个灯具单独设定地址,DMX512最多只能控制512个通道也就是170个全彩LED灯具,所以只能应用在小规模LED控制系统中,只能做到系统的局部控制,无法对整个系统实现完全智能化控制,而且数据传输速率不高、稳定性不足。同时,用于景观照明的LED均为彩色多灰度级LED,由于彩色多灰度级LED像素的分散性,LED显示屏本身的LED控制方式更不能满足大型LED灯饰系统的控制需要。国内的灯具制造厂家很多,但在系统控制方面投入不够,很少能提供满足大型LED灯饰系统需要的视频处理系统。
实用新型内容
本实用新型目的在于克服现有技术的不足,提供一种数据传输速率高、稳定性强、能满足大型LED灯饰系统控制需要的基于PCI总线的LED灯饰视频处理系统。
本实用新型的目的通过下述技术方案实现:基于PCI总线的LED灯饰视频处理系统,包括依次连接的个人电脑终端、联机控制器、数据分配器组、数据缓冲器和LED灯具,所述数据分配器组由多个数据分配器串行连接组成。
所述联机控制器包括DVI/USB数据接收电路板、PCI总线电路板、FPGA控制电路板,所述DVI/USB数据接收电路板与FPGA控制电路板通过PCI总线电路板相连接。
所述DVI/USB数据接收电路板设置有DVI接口、USB接口,该DVI接口、USB与个人电脑终端的DVI接口、USB接口对应连接。
所述PCI总线电路板包括MASTER板插槽、SLAVE板插槽以及电源电路,电源电路与MASTER板插槽、SLAVE板插槽相应连接,MASTER板插槽上搭建DVI/USB数据接收电路板,SLAVE板插槽上搭建FPGA控制电路板。
所述SLAVE板插槽有3块以上,与MASTER板插槽相邻连接的第2块SLAVE板插槽与第3块SLAVE板插槽之间设置有4块缓冲器芯片,该4块缓冲器芯片同时与PCI总线电路板的电源电路相连接。
所述DVI/USB数据接收电路板设置有DVI数据接收电路、USB数据接收电路,所述DVI数据接收电路、USB数据接收电路分别与PCI总线电路板的MASTER板插槽相连接。
所述DVI数据接收电路包括DVI解码电路,DVI解码电路主要由DVI解码芯片及其电源电路、存储EDID数据的EEPROM组成,解码电路包括偶象素信号QE脚、奇象素信号QO脚、时钟信号(ODLCK)脚、场同步控制信号(Hsync)脚、场同步控制信号(Vsync)、有效数据信号(DE)脚、直流电源5V(VCC5)脚,所述QE脚、QO脚、ODLCK脚、Hsync脚、Vsync脚、DE脚、VCC5脚分别与PCI总线电路板的MASTER板相连接。
所述USB接收电路主要由ARM7及其电源电路、程序下载电路组成,USB接收电路包括POWER-ON脚、SPI_Clk脚、SPI_MOSI脚、SPI_MISO脚,POWER-ON脚、SPI_Clk脚、SPI_MOSI脚、SPI_MISO脚分别与PCI总线电路板的MASTER板相连接。
所述FPGA控制电路板包括FPGA主控芯片、图像缓存SRAM、配置信息缓存SRAM、网络接口电路、电源电路,所述FPGA主控芯片分别与图像缓存SRAM、配置信息缓存SRAM、网络接口电路、电源电路相连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华南理工大学,未经华南理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200820051539.X/2.html,转载请声明来源钻瓜专利网。