[实用新型]嵌入式数字信号处理模块无效

专利信息
申请号: 200820222567.3 申请日: 2008-11-24
公开(公告)号: CN201293935Y 公开(公告)日: 2009-08-19
发明(设计)人: 李文峰;韩非;韩晓冰;王山伟 申请(专利权)人: 西安科技大学
主分类号: G05B19/042 分类号: G05B19/042
代理公司: 西安创知专利事务所 代理人: 李子安
地址: 710054陕*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 嵌入式 数字信号 处理 模块
【权利要求书】:

1.一种嵌入式数字信号处理模块,其特征在于:包括内部集成有多个功能模块的控制单元(1)、与控制单元(1)相接的扩展存储单元(2)、分别与控制单元(1)相接的多个功能模块扩展插针(3)以及与外置电源相接且对所述外置电源所输入电源信号进行相应转换的电源单元(4),所述电源单元(4)分别与控制单元(1)和扩展存储单元(2)相接,所述多个功能模块扩展插针(3)分别与所述多个功能模块的外接口相接。

2.按照权利要求1所述的嵌入式数字信号处理模块,其特征在于:所述控制单元(1)内部设置有对其进行初始复位的复位开关。

3.按照权利要求1或2所述的嵌入式数字信号处理模块,其特征在于:所述控制单元(1)的时钟信号输入接口上设置有对所输入时钟信号进行检测的信号测试点。

4.按照权利要求2所述的嵌入式数字信号处理模块,其特征在于:所述控制单元(1)为32位定点DSP芯片TMS320F2812。

5.按照权利要求4所述的嵌入式数字信号处理模块,其特征在于:所述控制单元(1)为32位定点DSP芯片TMS320F2812PGFA。

6.按照权利要求4或5所述的嵌入式数字信号处理模块,其特征在于:所述扩展存储单元(2)由一个64K×16位片外高速随机存储器RAM和一个256K×16位高性能且低功耗的片外FLASH存储器组成;所述电源单元(4)由芯片REG1117_3.3和芯片REG1117A_1.8两个低压差电压调节器组成,所述外置电源为+5V直流电源,所述+5V直流电源的一路经芯片REG1117_3.3后输出+3.3V电压且其另一路经芯片REG1117A_1.8后输出+1.8V电压。

7.按照权利要求6所述的嵌入式数字信号处理模块,其特征在于:所述高速随机存储器RAM为存储器IS61LV25616AL,所述FLASH存储器为存储器SST39VF400。

8.按照权利要求4或5所述的嵌入式数字信号处理模块,其特征在于:所述复位开关为IMP811S芯片。

9.按照权利要求1或2所述的嵌入式数字信号处理模块,其特征在于:所述多个功能模块包括A/D转换功能模块、CAN总线功能模块、电动机控制功能模块、液晶显示功能模块、SPI通信功能模块、JTAG仿真功能模块、RS-232串口通信功能模块、RS-485串口通信功能模块、中断功能模块、SCI-A串行通信功能模块、MCBSP多通道缓冲串行通信功能模块以及定时器功能模块。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安科技大学,未经西安科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200820222567.3/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top