[实用新型]一种DSP多用途装置有效

专利信息
申请号: 200820228438.5 申请日: 2008-12-25
公开(公告)号: CN201322858Y 公开(公告)日: 2009-10-07
发明(设计)人: 尹海盛;尹琳嘉;张普文 申请(专利权)人: 尹海盛
主分类号: G05B19/042 分类号: G05B19/042
代理公司: 西安西达专利代理有限责任公司 代理人: 刘 华
地址: 710075陕西省西安*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 dsp 多用途 装置
【说明书】:

技术领域

本实用新型涉及DSP信号处理装置,具体涉及的是一种在高速数字信号处理器基础上完成的具有可编程序MFC/DTMF通信频率信号收发功能的DSP多用途装置。

背景技术

目前市场上同类产品基本只能实现单单元收发32路R2、DTMF和特定单频音信的处理,在大容量使用上就需要增加单元的使用数量和结构方式,因此其使用上受到了很多不便。

发明内容

本实用新型的目的是提供一种标准化设计,结构简单,成本低,技术可靠,使用范围宽,即可实现32路R2、DTMF、和特定单频音信号,也可收64路DTMF、MFC前向、MFC后向和特定单频音信号,并可根据用户要求开发FSK的应用的DSP多用途装置。

本实用新型的技术解决方案是:一种DSP多用途装置,包括逻辑控制单元、DSP处理单元、程序控制单元、双口RAM处理单元和电源管理单元,其特殊之处在于逻辑控制单元一端通过连接器J2与外部设备电路连接,另一端连接DSP处理单元,DSP处理单元的另一端又与程序控制单元电路连接,程序控制单元的另一端又与双口RAM处理单元电路连接,双口RAM处理单元的另一端通过连接器J1与外部设备连接,电源管理单元通过连接器J1、J2与外部设备的电源连接。

逻辑控制单元负责对外部输入的时钟数据进行处理,并将处理后的数据发送到DSP处理单元,由DSP处理单元按照相关的标准进行处理,并将处理信息的结果提供给程序控制单元,由程序控制单元对相关的处理结果进行转换后将信息寄存在双口RAM单元,最终与外部设备进行交互;外部设备对本装置的设置信息通过写入双口RAM单元,由程序控制单元处理后对DSP处理单元和逻辑控制单元进行设定;电源管理单元主要将外部提供电源转换为本装置所需的各种电源信号,可广泛应用于PABX、程控交换机、多用途用户交换机、专网调度机等设备上实现收发R2、DTMF、和特定单频音信号或DTMF,MFC前向,MFC后向以及特定单频音信号。

附图说明

图1为本实用新型的原理框图;

图2为本实用新型的连接器端子图。

具体实施方式

附图为本实用新型的具体实施例。

下面结合附图对发明内容作进一步说明:

参照图1所示,一种DSP多用途装置,包括逻辑控制单元1、DSP处理单元2、程序控制单元3、双口RAM处理单元4和电源管理单元5,其特征在于逻辑控制单元1一端通过连接器J2与外部设备电路连接,另一端连接DSP处理单元2,DSP处理单元2的另一端又与程序控制单元3电路连接,程序控制单元3的另一端又与双口RAM处理单元4电路连接,双口RAM处理单元4的另一端通过连接器J1与外部设备连接,电源管理单元5通过连接器J1、J2与外部设备的电源连接。

1、逻辑控制单元(1):

本单元主要负责处理外部设备输入的时钟、数据信号,并按照设定将其解析为DSP处理单元(2)能够处理的数据;此外还需要将DSP处理单元(2)处理后的数据转换为外部设备的标准数据输出。

2、DSP处理单元(2):

本单元按照设定对经过逻辑控制单元(1)处理后的数据进行处理分析,并将处理结果反馈给程序控制单元(3),并将处理后的数据返送到逻辑控制单元(1)。

3、程序控制单元(3):

本单元主要负责接收DSP处理单元(2)对外部数据的处理结果,并将其发送到双口RAM单元(4)由外部控制系统处理;并通过双口RAM单元(4)接收外部控制系统的设定信息,对本装置内部相关功能进行设定。

4、双口RAM单元(4):

本单元主要负责程序控制单元(3)与外部控制系统之间相关控制命令字节的转存和交互。

5、电源管理单元(5):

本单元负责将外部系统提供的电源转换为本装置内部各模块所需的电源信号。

参照图2所示,其连接器有两个PCM接口,一个数据输入输出接口、一个测试和控制接口包括告警和自检控制信号,PCM接口为通过2.048Mb/s的同步串行数据与外部交换数据,8位数据总线接口,用于与通用主处理连接器连接;J2-10为SYN输入信号,8KHz帧同步信号;J2-5为PCMIN输入信号,2.048Mb/s的串行数据输入;J2-6为PCMOUT输入信号,2.048Mb/s的串行数据输出;J2-4为CLK输入信号,2.048MHz50%占空比时钟输入;J1-17到J1-24为D0-D7双向数据总线接口;J1-7到J1-16为A0-A10输入信号,地址线接口;J1-5为/OE输入信号,读出允许,低有效;J1-3为R/W输入信号,读写信号,读高,写低;J1-2为/CE输入信号,片选允许,低有效;+5V与GND为外部电源和地的接入信号。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于尹海盛,未经尹海盛许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200820228438.5/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top