[发明专利]针对低功率设计的与通向组合逻辑的替代电源的测试信号路由共享有效
申请号: | 200880009001.5 | 申请日: | 2008-03-19 |
公开(公告)号: | CN101636794A | 公开(公告)日: | 2010-01-27 |
发明(设计)人: | S·S·西赫 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G11C29/10 | 分类号: | G11C29/10;G11C29/00 |
代理公司: | 上海专利商标事务所有限公司 | 代理人: | 钱慰民 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 针对 功率 设计 通向 组合 逻辑 替代 电源 测试 信号 路由 共享 | ||
1.一种电路,包括:
寄存器,其耦合至测试信号路由路径,其中在测试模式期间,所述寄存器 经由所述测试信号路由路径接收测试信号,且在低功率模式期间,所述寄存器 经由所述测试信号路由路径接收替代电源,
其中所述寄存器包括至少第一部分和第二部分,所述第一部分或第二部分 中之一在所述低功率模式期间被断电,且所述第一部分或第二部分中的另一个 在所述低功率模式期间由所述替代电源经由所述测试信号路由路径来供电。
2.如权利要求1所述的电路,其特征在于,所述寄存器包括主锁存器、 从锁存器以及低功率数据保持锁存器。
3.如权利要求2所述的电路,其特征在于,所述主锁存器和所述从锁存 器由主电源供电,所述主电源在所述低功率模式下关闭。
4.如权利要求3所述的电路,其特征在于,在关闭通向所述从锁存器的 主电源之前提供在所述测试信号路由路径上通向所述数据保持锁存器的替代 电源。
5.如权利要求3所述的电路,其特征在于,所述低功率数据保持锁存器 在低功率模式下由所述测试信号路由路径上的所述替代电源供电。
6.一种电路,包括:
高输入电压跳变点反相器,其能够较早和较晚地检测到主电源正被关闭或 打开;以及
组合逻辑,其耦合至测试信号路由路径,其中在测试模式期间,所述组合 逻辑经由所述测试信号路由路径提供测试信号,而当所述高输入电压跳变点反 相器检测到所述主电源正被关闭时,所述组合逻辑经由所述测试信号路由路径 向寄存器提供替代电源,
其中所述寄存器包括至少第一部分和第二部分,所述第一部分或第二部分 中之一在所述主电源被关闭时被断电,且所述第一部分或第二部分中的另一个 在所述主电源被关闭时由所述替代电源经由所述测试信号路由路径来供电。
7.如权利要求6所述的电路,其特征在于,所述寄存器包括由主电源供 电的主/从部以及低功率数据保持部,所述低功率数据保持部耦合至所述测试信 号路由路径以接收所述替代电源。
8.如权利要求7所述的电路,其特征在于,当所述高输入电压跳变点反 相器检测到所述主电源正在关闭或打开时,所述寄存器的所述主/从部将数据值 传送至所述低功率数据保持部。
9.如权利要求8所述的电路,其特征在于,当所述主电源恢复时,所述 寄存器的所述低功率数据保持部将所述数据值传送至所述主/从部。
10.如权利要求7所述的电路,其特征在于,所述高输入电压跳变点反相 器的输出为三态,以将所述替代电源与所述主电源隔离。
11.一种具有第一和第二处理器核的无线设备,包括:
位于所述第一处理器核内的组合逻辑,所述组合逻辑包括寄存器和逻辑 门,其中扫描路径耦合到所述组合逻辑以将选择信号提供给所述寄存器的扫描 输入用于扫描移位;以及
其中替代电能电势经由所述扫描路径被提供给所述寄存器,
其中所述寄存器中的至少一个包括至少第一部分和第二部分,所述第一部 分或第二部分中之一在低功率模式期间被断电,且所述第一部分或第二部分中 的另一个在所述低功率模式期间由所述替代电能电势经由所述扫描路径来供 电。
12.如权利要求11所述的无线设备,其特征在于,所述组合逻辑中的寄 存器中的至少一个包括由主电能电势供电的主/从部和耦合至所述扫描路径以 接收所述替代的电能电势的低功率数据保持部。
13.如权利要求12所述的无线设备,其特征在于,当跳变点反相器检测 到所述主电能电势正在关闭时,所述寄存器的所述主/从部将数据值传送至所述 低功率数据保持部。
14.如权利要求12所述的无线设备,其特征在于,当所述主电能电源正 在恢复时,所述寄存器的所述低功率数据保持部将所述数据值传送至所述主/ 从部。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200880009001.5/1.html,转载请声明来源钻瓜专利网。