[发明专利]集成电路时钟管理技术有效

专利信息
申请号: 200880024664.4 申请日: 2008-05-16
公开(公告)号: CN101889253A 公开(公告)日: 2010-11-17
发明(设计)人: C·伊顿;D·W·巴特利 申请(专利权)人: 格罗方德半导体公司
主分类号: G06F1/08 分类号: G06F1/08;H03K5/135;H03L7/22
代理公司: 北京戈程知识产权代理有限公司 11314 代理人: 程伟;王锦阳
地址: 英国开*** 国省代码: 英国;GB
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 集成电路 时钟 管理 技术
【说明书】:

与本申请案相关且同时另案待审的申请案为,美国专利案第11/750,284号(代理人文件编号TT6314),标题为‘利用脉冲跳跃之集成电路时钟管理技术(TECHNIQUES FOR INTEGRATED CIRCUITCLOCK MANAGEMENT USING PULSE SKIPPING’,由Bill K.C.Kwan等人于2007年5月17日申请,美国专利案号第11/750,290(代理人文件编号TT6315),标题为‘利用多重时钟产生器之集成电路时钟管理技术(TECHNIQUES FOR INTEGRATED CIRCUIT CLOCKMANAGEMENT USING MULTIPLE CLOCK GENERATORS)’,由Craig Eaton等人于2007年5月17日申请,美国专利案号第11/750,275(代理人文件编号TT6322),标题为‘用以促进功能与速度测试之集成电路时钟信号操作技术(TECHNIQUES FOR INTEGRATEDCIRCUIT CLOCK SIGNAL MANIPULATION TO FACILITATEFUNCTIONAL AND SPEED TEST)’,由Atchyuth Gorti于2007年5月17日申请。

技术领域

本发明大致系针对时钟管理,且具体而言,系针对集成电路时钟管理技术。

背景技术

传统上,计算机系统的电源管理藉由调整系统时钟频率(以及频繁地调整系统时钟的关联电压)而于给定的效能位准上得到最佳(或接近最佳)省电状态来实施。一般而言,该系统时钟频率藉由改变提供给该系统时钟之锁相环(phase locked loop,PLL)的频率来调整。不幸地,当锁相环的频率被调整时,于该锁相环再锁定(re-lock)以使该系统可恢复正常运作前可能会有数百微秒(microsecond)的潜伏(latency)。于利用复数个锁相环的处理器系统中,每一个锁相环提供给不同的子系统各别的时钟信号,该系统的潜伏会假设为具有最大再锁定潜伏的该锁相环的潜伏。此外,于利用复数个锁相环的系统中,同步化由该锁相环提供之各别时钟信号可需要相对较复杂的解决方案。

传统上,计算机系统的电源管理已藉由数种不同的技术来改善。举例而言,早期的计算机系统已实行先进电源管理(advanced powermanagement;APM)适用设计,该设计系通过基本输入输出系统(basicinput output system;BIOS)而采用操作系统(operating system;OS)控制电源管理。如今,大部分的计算机系统采用先进组构与电源接口(advancedconfiguration and power interface;ACPI)适用设计以增益电源管理。该ACPI规格提供操作系统通过BIOS控制系统电源管理,该规格提供该操作系统直接控制低阶硬件零件的方法,使得该操作系统几乎能完全控制电源节省。一般来说,该ACPI规格促使先前仅见于携带型计算机之电源管理功能引进至桌上型计算机及服务器。举例而言,计算机系统可被置于极低电力状态且该状态能藉由普通的中断指令(interrupt)而可快速地唤醒该计算机。

该ACPI规格定义了7个状态(G0、G1-S1、G1-S2、G1-S3、G1-S4、G2与G3)用于ACPI适用(ACPI-compliant)计算机系统。该G0状态为该计算机系统的正常工作状态。于该G0状态中,中央处理单元(centralprocessing unit;CPU)可执行指令或重复地进出低电源状态,例如C0-Cn与D0-D3。举例而言,膝上型计算机系统使用电池电源时会惯例地关闭目前未使用的装置。该G1状态再区分为四个睡眠状态S1到S4。于S1模式中,将系统从状态G1带入G0状态所需的时间最短,其为最耗电源的睡眠模式。该G2状态与G3状态(机械关闭)几乎相同,但于G2状态中,某些组件仍保有电源使得该计算机能对应来自键盘、局域网络(local area network;LAN)装置或通用串行总线(universal serial bus;USB)装置等的输入而苏醒。该G2状态一般对应用户发出的关闭命令而藉由操作系统来启动。该装置状态D0-D3与装置有关。于该D0状态,该装置处于全启动(fully-on)操作状态。该D1与D2状态为中等电源状态,该状态的定义根据装置而有所不同。于该D3状态,该装置的电源关闭且不作反应。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于格罗方德半导体公司,未经格罗方德半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200880024664.4/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top