[发明专利]抖动抑制电路和抖动抑制方法有效
申请号: | 200880106221.X | 申请日: | 2008-09-04 |
公开(公告)号: | CN101803196A | 公开(公告)日: | 2010-08-11 |
发明(设计)人: | 足立贵宏 | 申请(专利权)人: | 日本电气株式会社 |
主分类号: | H03L7/107 | 分类号: | H03L7/107;H03L7/093;H03K5/00 |
代理公司: | 北京泛诚知识产权代理有限公司 11298 | 代理人: | 杨本良;文琦 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 抖动 抑制 电路 方法 | ||
1.一种使用数字锁相环的抖动抑制电路,其中,通过根据输入时 钟和输出时钟之间的相位差确定环路是否处于同步状态,并根据确定 的结果来改变环路滤波器的特性,来实现缩短捕捉时间和抑制抖动,
所述抖动抑制电路,包括:
时钟转换部分,通过该时钟转换部分执行输入数据重定时;以及
数字锁相环,该数字锁相环通过根据所述环路是否处于同步状态 的确定结果改变所述环路滤波器的特性,来抑制所述时钟转换部分的 输出数据和输出时钟的抖动;其中,
所述时钟转换部分包括:执行输入数据的串-并转换的串/并转换电 路;改变来自所述串/并转换电路的并行数据的定时的触发器电路;和 对来自所述触发器电路的数据执行并-串转换的并/串转换电路,并且其 中
所述数字锁相环包括:相位比较器,该相位比较器比较所述时钟 转换部分的输入时钟和输出时钟之间的相位差;数控振荡器,该数控 振荡器将输出时钟提供给所述触发器电路和所述并/串转换电路;环路 滤波器,其插入在所述相位比较器和所述数控振荡器之间;以及参数 选择电路,该参数选择电路根据所述相位比较器的输出,选择和改变 所述环路滤波器的参数。
2.根据权利要求1所述的抖动抑制电路,其中,
所述相位比较器包括:输入侧上升沿检测电路,该输入侧上升沿 检测电路检测通过分割所述输入时钟而产生的输入侧相位比较信号的 上升沿;输出侧上升沿检测电路,该输出侧上升沿检测电路检测通过 分割所述输出时钟而产生的输出侧相位比较信号的上升沿;计数器, 该计数器通过使用采样时钟来对从所述输入侧相位比较信号的上升沿 到所述输出侧相位比较信号的上升沿的周期,从而检测相位差。
3.一种使用数字锁相环的抖动抑制方法,其中通过根据输入时钟 和输出时钟之间的相位差来确定环路是否处于同步状态,并根据确定 结果来改变环路滤波器的特性,从而实现缩短捕捉时间和抑制抖动, 其中,
通过由时钟转换部分对输入数据执行重定时,并通过根据在数字 锁相环中所述环路是否处于同步状态的确定结果来改变环路滤波器的 特性,来抑制所述时钟转换部分的输出数据和输出时钟的抖动;
所述时钟转换部分包括:执行输入数据的串-并转换的串/并转换电 路;改变来自所述串/并转换电路的并行数据的定时的触发器电路;和 对来自所述触发器电路的数据执行并-串转换的并/串转换电路,并且其 中
所述数字锁相环包括:相位比较器,该相位比较器比较所述时钟 转换部分的输入时钟和输出时钟之间的相位差;数控振荡器,该数控 振荡器将时钟信号提供给所述触发器电路和所述并/串转换电路;环路 滤波器,其插入在所述相位比较器和所述数控振荡器之间;以及参数 选择电路,该参数选择电路根据所述相位比较器的输出,选择和改变 所述环路滤波器的参数。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日本电气株式会社,未经日本电气株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200880106221.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:料位升降同步检测装置
- 下一篇:非接触式一体化定位导航系统