[发明专利]双目立体显示视频处理的存储器存储及读写控制方法无效
申请号: | 200910023987.8 | 申请日: | 2009-09-22 |
公开(公告)号: | CN101651809A | 公开(公告)日: | 2010-02-17 |
发明(设计)人: | 任鹏举;葛晨阳;何婷;魏伟;孙宏滨;梅魁志;赵季中;张超 | 申请(专利权)人: | 西安交通大学 |
主分类号: | H04N5/76 | 分类号: | H04N5/76;H04N5/91;H04N13/00 |
代理公司: | 西安通大专利代理有限责任公司 | 代理人: | 朱海临 |
地址: | 710049*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 双目 立体 显示 视频 处理 存储器 存储 读写 控制 方法 | ||
技术领域
本发明涉及一种双目立体显示视频存储器处理数据的方法,具体涉及一种采用单片SDRAM存储器存储以及读写控制的方法,以实现双目立体显示设备中3D(三维)复合视频解码和双目显示帧频提升功能。
背景技术
立体显示技术可以表现图像的景深感、层次感和真实感,应用领域非常广泛,已成为未来显示技术的发展趋势。双目显示技术作为立体显示技术的代表,将两个相同的显示模块分别用于左右眼显示,使得观看者不受观看位置的限制,具有较大的视场,增加了观看的自由度和现场感。
基于双目视差的立体视频格式有左右格式、上下格式、交错格式、及换页格式等。其中目前最常见到的为交错式中的行交叉格式,即将具有立体视觉的左眼图奇数行与右眼图的偶数行抽取出来,复制到输出图的同样位置行,复合成输出图像。第二幅立体图的抽取方式跟第一副相同,依次循环即可得到连续图像。如此方法复合出的视频常为NTSC制(有效数据720*240,场频59.94Hz),或PAL制(有效数据720*288,场频50Hz)。如果直接将奇偶行数据提取出来然后分别送到左右眼显示,会直接使场频减半:NTSC制式变为29.97Hz,PAL制式变为25Hz,从而引起严重的闪烁现象。
现有处理交错式行交叉格式立体视频信号的方法由于采用传统的模拟视频信号解码器,并且双目立体显示视频数据处理的方法需要使用两片存储器来分别作为3D亮色分离时用到的帧存储器和实现双路输出及帧频提升时用到的帧存储器。因此,清晰度不高、亮色串扰严重,并且浪费了大量的存储资源。
发明内容
针对背景技术中提到的上述问题,本发明的目的在于,提供一种在双目立体显示视频处理中高效利用帧存储器SDRAM容量和带宽来实现立体复合视频信号及解码信号的存储及读写控制方法。该方法采用一片SDRAM,通过对存储空间的合理分配和对读写控制的优化设计,使其同时作为立体复合视频信号3D解码时的帧存,以及作为实现双目立体显示时帧频提升时用的帧存。从而显著提高SDRAM的资源和带宽利用率。
为达到以上目的,本发明是采取如下技术方案予以实现的:
一种双目立体显示视频处理的存储器存储及读写控制方法,其特征在于,使用一片具有四个区域bank的存储器SDRAM做为帧存储器,将四个区域bank按照存储内容和功能分为两个部分,第一部分包括两个区域,分别为第一区域bank0和第二区域bank1;第二部分包括其余两个区域,分别为第三区域bank2和第四区域bank3;输入的复合视频信号为3D解码要用到的8场信号,通过读写控制,首先存储在第一区域bank0和第二区域bank1中,然后根据复合视频信号3D解码的需要将复合视频信号读出;为了优化存储空间并降低存取的频度,将解码和转换之后的16位宽的4场YUV4:2:2信号,存储在SDRAM的第三区域bank2和第四区域bank3中,通过读写控制,再根据实现双目立体显示帧频提升的需要将其读出。
上述方案中,所述对立体复合视频信号的存储为:帧存储器SDRAM的四个区域bank0-bank3,每个区域的地址大小为2048行256列,经ADC采样后的CVBS信号具有10bit的位宽,NTSC制每场信号为240行720列,PAL制每场信号为288行720列,将每场信号行方向上连续的3个象素点合并为30bit后一次写入SDRAM中指定的一个地址,一行CVBS信号正好对应SDRAM中一个区域bank一行中的720/3=240个地址,所以能将一行CVBS信号放置在一个区域bank中的一行;这样,存放一场NTSC制CVBS信号占据一个区域bank中的240列240行,而存放一场PAL制CVBS信号占据一个区域bank中的240列288行。
所述对立体复合视频信号的读写控制为:对NTSC制信号和PAL制信号进行解码时均存储八场数据,每四场数据存放在一个bank里,对NTSC制信号解码时对SDRAM的读写操作为:读的数据比写的数据始终滞后2场,如读第0场数据field0时写第2场数据field2,读第1场数据field1时写第3场数据field3,读第2场数据field2时写第4场数据field4,依次类推。对PAL制信号解码时对SDRAM的读写操作为:读的数据比写的数据始终滞后4场,如读第0场数据field0时写第4场数据field4,读第1场数据field1时写第5场数据field5,读第2场数据field2时写第6场数据field6,依次类推。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安交通大学,未经西安交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910023987.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:具有改进性能的淀粉-聚烯烃复合物
- 下一篇:线对板连接器