[发明专利]一种适用于CMMB和DVB-H的频域同步电路结构有效
申请号: | 200910056140.X | 申请日: | 2009-08-07 |
公开(公告)号: | CN101626359A | 公开(公告)日: | 2010-01-13 |
发明(设计)人: | 邵楠;李斯梦;陈赟;曾晓洋 | 申请(专利权)人: | 复旦大学 |
主分类号: | H04L27/26 | 分类号: | H04L27/26 |
代理公司: | 上海正旦专利代理有限公司 | 代理人: | 陆 飞;盛志范 |
地址: | 20043*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 适用于 cmmb dvb 同步 电路 结构 | ||
1.一种适用于CMMB和DVB-H的频域同步电路结构,其特征在于,由整数倍载波频 偏估计模块,解扰码模块,残余载波频偏和采样频偏估计模块构成;
整数倍载波频偏估计模块,支持CMMB和DVB-H两种标准的整数倍载波频偏估计;
解扰码模块,应用于CMMB模式下扰码模式识别及解扰码的运算;
残余载波频偏及采样频偏估计模块,支持两种标准的残余载波频偏及采样频偏估计;
模式选择信号MODE_SEL控制当前工作模式是CMMB还是DVB-H,并为整数倍载 波频偏估计模块,解扰码模块,残余载波频偏和采样频偏估计模块送入不同的参数值;首 先进行整数倍载波频偏的估计,估计并补偿完成后给出完成信号IFO_DONE,若当前模式 为CMMB模式则启动解扰码模块,在解扰码完成之后启动余载波频偏和采样频偏估计模 块;若当前模式为DVB-H模块则启动残余载波频偏和采样频偏估计模块;
在所述两种标准中,整数倍载波频偏估计模块的估计都是基于频域特定信号的相关, 它由数据缓存单元,导频位置存储单元,相关模块,控制模块及伪随机序列生成模块组成;
模式选择信号MODE_SEL决定电路工作的当前模式是CMMB还是DVB-H,送入 MUX多路选择器模块进行选择,选择内容有:(1)数据缓存单元的缓存内容,若是CMMB 模式,则缓存一个同步信号;若是DVB-H模式,则缓存两个连续的OFDM符号;(2)数据 缓存单元的读地址控制,若是CMMB模式,则读地址控制信号为PN序列的位置加数据偏 移ifo;若是DVB-H模式,则读地址控制信号为连续导频的位置加数据偏移;模式选择信 号还通过组合逻辑门选择伪随机序列生成模块的工作模式,使该模块仅在CMMB模式下 工作;数据缓存单元通过模式选择信号写入完毕后进行读取,并将读取出的结果送入相关 模块进行相关运算;此时若当前模式为CMMB模式,相关运算的结果还需同伪随机序列 生成模块的输出进行相关;若当前模式为DVB-H模式,则相关运算的结果直接送入下级 运算,是否同伪随机序列生成模块的输出进行相关由模式选择信号控制MUX实现;该 MUX的输出送入累加-绝对值模块进行累加并求绝对值;接着送入比较器,比较器的初值 设为0;当输入值大于比较器初值时,则替换当前初值成为新的初值;若输入值小于比较 器初值则保留原有初值;当预设的所有数据偏移情况遍历完毕之后,得到的比较器最大值 对应的数据偏移ifo就是估计的整数倍载波频偏;整数倍载波频偏估计并补偿后送出完成 信号,驱动下一级模块;若是CMMB模式,则驱动解扰码模块;若是DVB-H模式,则驱 动残余载波频偏及采样频偏估计模块;
所述解扰码模块完成扰码的模式识别及解扰码,由伪随机序列生成模块,相关模块, 控制模块及导频位置存储单元组成;
伪随机序列生成模块通过输入端的控制信号SRAM MODE分别产生6种不同初值的 扰码;导频位置存储单元存储导频的位置,通过读取该单元来判断当前输入是不是导频, 若是导频则进行延迟直到下一个符号的相同位置导频到来;两个符号的导频分别用伪随机 序列生成模块产生的6种扰码解扰后再进行相关累加,产生六种相关累加和;得到最大值 所采取的扰码方式就是扰码模式;扰码模式确定之后即可对之后的符号进行解扰,通过共 轭-相乘模块实现;
两种标准中,残余载波频偏及采样频偏估计均由相邻两个符号中连续导频的相关并取 幅角完成,残余载波频偏及采样频偏估计模块由相关模块,幅角计算模块,导频缓存单元 及导频位置存储单元组成;
模式选择信号MODE_SEL选择当前工作的模式,通过MUX控制导频位置的判断, 从而进行导频缓存,缓存的连续两个符号的导频进行相关,然后送入幅角计算模块进行求 幅角运算,然后进行一些常系数运算后得到最终的估计结果;
其中,相关模块为整数倍载波频偏估计模块、解扰码模块、残余载波频偏及采样频偏 估计模块的复用模块;伪随机序列生成模块为整数倍载波频偏估计模块和解扰码模块的复 用模块。
2.根据权利要求1所述的电路结构,其特征在于整数倍载波频偏估计模块、解扰码模 块、残余载波频偏及采样频偏估计模块的复用模块即相关模块,不在同一时刻工作,相关 模块采用串行相关,并只用一个复数乘法器。
3.根据权利要求1所述的电路结构,其特征在于整数倍载波频偏估计模块和解扰码模 块的复用模块即伪随机序列生成模块,由控制模块及移位寄存器序列构成;控制模块改变 初值、移位寄存器个数、反馈信号,从而应用于不同模块。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910056140.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种RMⅡ接口以太网链路速率检测方法
- 下一篇:带加速管的高性能电平转换电路