[发明专利]减少码分多址接收机扩频序列同步时间的方法有效

专利信息
申请号: 200910056402.2 申请日: 2009-08-13
公开(公告)号: CN101631100A 公开(公告)日: 2010-01-20
发明(设计)人: 徐晓书;钟卫强 申请(专利权)人: 电信科学技术第一研究所
主分类号: H04L27/26 分类号: H04L27/26;H04L25/03;H04B1/707;H04B7/26
代理公司: 上海开祺知识产权代理有限公司 代理人: 李兰英;季良赳
地址: 200032*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 减少 码分多址 接收机 序列 同步 时间 方法
【权利要求书】:

1.一种减少码分多址接收机扩频序列同步时间的方法,其特征在于分 段累加接收机相关器中的累加器长度,用以扩大接收机相关器最大频差容 限;将接收机相关器中的累加器长度N分成至少2级累加器的长度为N1、 N2,并使N=N1×N2,N1≥N2>1;接收机通过相关器后输出值P为:

P=ΣN2(ΣN1I(1))2+(ΣN1Q(1))2+ΣN2(ΣN1I(2))2+(ΣN1Q(2))2]]>

上式中:I、Q为输入接收机内的输入信号与接收机本地数控振荡器 产生的正交载波信号相乘,其结果通过低通滤波器滤除高频分量后形成的 正交基带信号;I(1)、Q(1)为正交基带信号I、Q进入相关器内与本 地产生的第I路扩频序列PN1经过二进制加法器进行二进制加法运算后所 产生的正交基带信号二进制函数;I(2)、Q(2)为正交基带信号I、Q 进入相关器内与本地产生的第Q路扩频序列PN2经过二进制加法器进行二 进制加法运算后所产生的正交基带信号二进制函数。

2.根据权利要求1所述的减少码分多址接收机扩频序列同步时间的 方法,其特征在于所述分段累加接收机相关器中的累加器长度,用以扩大 接收机相关器最大频差容限的具体方法步骤是:

<1>第一步,首先将接收机相关器中的累加器长度N分成长度为N1的 第1级累加器和长度为N2的第2级累加器,并使N=N1×N2,N1≥N2>1;

<2>第二步,接收机相关器获取正交基带信号I、Q,并使其变成正交 基带信号二进制函数I(1)、Q(1)、I(2)、Q(2);首先经过接收机 的解调:将输入信号与接收机内本地数控振荡器产生的正交本地载波信号 经过接收机内的乘法器相乘后通过接收机内的低通滤波器滤除高频分量 形成正交基带信号I、Q,I=A×PN1,Q=A×PN2,其中A为信息码元,PN1为 第I路扩频序列,PN2为第Q路扩频序列;接收机相关器获取到正交基带 信号I、Q后进行解扩,将正交基带信号I、Q与相关器本地产生的第I、Q 路扩频序列PN1、PN2经过二进制加法器运算后产生正交基带信号二进制 函数I(1)、Q(1)、I(2)、Q(2);

<3>第三步,上述对于第I路扩频序列PN1的正交基带信号二进制函 数I(1)、Q(1)经过上述第一步分成的长度为N1的第1级累加器累加 后输出值为P1;对于第Q路扩频序列PN2的正交基带信号二进制函数I(2)、 Q(2)经过上述第一步分成的长度为N1的第1级累加器累加后输出值为 P2;

P1=(ΣN1I(1))2+(ΣN1Q(1))2P2=(ΣN1I(2))2+(ΣN1Q(2))2]]>

<4>第四步,将上述经过第1级累加器输出的功率P1、P2再经过长度 为N2的第2级累加器累加后输出值P为:

P=ΣN2P2+ΣN2P1]]>

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电信科学技术第一研究所,未经电信科学技术第一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200910056402.2/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top