[发明专利]一种高线性度可变位宽插值器有效

专利信息
申请号: 200910060236.3 申请日: 2009-08-03
公开(公告)号: CN101692608A 公开(公告)日: 2010-04-07
发明(设计)人: 武国胜;张子澈;全勇 申请(专利权)人: 和芯微电子(四川)有限公司
主分类号: H03L7/06 分类号: H03L7/06
代理公司: 暂无信息 代理人: 暂无信息
地址: 610041 四川省*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 线性 变位 宽插值器
【权利要求书】:

1.一种高线性度可变位宽插值器,有两个输入参考相位Ain、Bin和一个相位 控制字PH<0:X>,其特征在于:还设置有一个位宽控制字接口PIN_len,通过位宽 控制字LEN<0:X>改变输入相位控制字位宽以调整插值器输出相位精度,其中X> 0,且X为自然数;

所述插值器的每个插值单元分别通过A信号通路与B信号通路对输入参考相位 Ain、Bin进行处理,A信号通路从上至下由A路输入放大器和A路电流沉开关级 连,B信号通路从上至下由B路输入放大器和B路电流沉开关级连;A信号通路与 B信号通路的上端共同连接输出负载,输出插值信号INTout,下端共同连接至带有 使能功能的电流沉的上端,所述电流沉的下端接地。

2.一种高线性度可变位宽插值器,有两个输入参考相位Ain、Bin和一个相位 控制字PH<0:X>,其特征在于:还设置有一个位宽控制字接口PIN_len,通过位宽 控制字LEN<0:X>改变输入相位控制字位宽以调整插值器输出相位精度,其中X> 0,且X为自然数;

所述插值器的每个插值单元分别通过A信号通路与B信号通路对输入参考相位 Ain、Bin进行处理,A信号通路从上至下由A路电流源开关和A路输入放大器级 连,B信号通路从上至下由B路电流源开关和B路输入放大器级连;A信号通路与 B信号通路上端共同连接至带有使能功能的电流源的下端,所述电流源的上端接电 源,A信号通路与B信号通路下端共同连接至输出负载,输出插值信号INTout。

3.根据权利要求1或2所述一种高线性度可变位宽插值器,其特征在于:所述 可变位宽插值器为X+1位的位宽插值器,其中X+1个插值单元MixerCell<0>, MixerCell<1>,……,MixerCell<X>并行共输出,共地连接,所述输出共同连接至输 出负载,输出端送出插值信号INTout,其中X>0。

4.根据权利要求1或2所述一种高线性度可变位宽插值器,其特征在于:所述 输入参考相位Ain、Bin被送至每一个插值单元的输入口,相位控制字即插相控制字 的总线分别将单位控制信号送至对应插值单元,即将PH<0>和LEN<0>至插值单元 MixerCell<0>,PH<1>和LEN<1>至插值单元MixerCell<1>,……,PH<X>和 LEN<X>至插值单元MixerCell<X>。

5.根据权利要求1所述一种高线性度可变位宽插值器,其特征在于:所述A路 输入放大器、B路输入放大器与输出负载之间均分别连接有A路负载开关和B路负 载开关;相位控制位PH<M>输入至A路负载开关与A路电流沉开关,相位控制位 PH<M>反信号输入至B路负载开关与B路电流沉开关,位宽控制位 LEN<N>输入至电流沉使能端,使能电流沉。

6.根据权利要求2所述一种高线性度可变位宽插值器,其特征在于:所述A路 输入放大器、B路输入放大器与输出负载之间均分别连接有A路负载开关和B路负 载开关;相位控制位FH<M>输入至A路负载开关与A路电流沉开关,相位控制位 PH<M>反信号输入至B路负载开关与B路电流源开关,位宽控制位 LEN<N>输入至电流源使能端,使能电流源。

7.根据权利要求1或2所述一种高线性度可变位宽插值器,其特征在于工作原 理如下:正常工作时,若将位宽由X+1改变至X,通过对插值单元引入使能逻辑, 使得插值器中最低位插值单元脱离主电路,消除新X位宽插值下的误差,实现输入 相位控制字的位宽可变,插值输出精度可变。

8.根据权利要求7所述一种高线性度可变位宽插值器,其特征在于:同时,插 值器输入参考相位Ain、Bin,输入的Ain、Bin同源时钟分别经过不同延迟得到,在 相位上Ain落后BinΔΦ,即ΦBin-ΦAin=ΔΦ,表现为时间延迟tDelay,即 TriseB(n)-TriseA(n)=tDelay(TriseA(n),TriseB(n)),TriseA(n)和TriseB(n)分别表示 Ain、Bin第n个上升沿出现时刻;通过A路负载开关和B路负载开关,消除插值器 输入端两信号由于相位的差异即时间上的差异相互之间产生串扰,增加插值输出线 性度,使相位变化趋于均匀,在所述相位控制字PH<0:X>最小值<0,……,0>变 化至最大值<1,……,1>过程中,插值器输出由前相位Ain通过2(X+1)步进,每步长 Φ/2(X+1)均匀换至后相位Bin。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于和芯微电子(四川)有限公司,未经和芯微电子(四川)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200910060236.3/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top