[发明专利]一种定时器实现方法和装置有效
申请号: | 200910076616.6 | 申请日: | 2009-01-12 |
公开(公告)号: | CN101477386A | 公开(公告)日: | 2009-07-08 |
发明(设计)人: | 柏林 | 申请(专利权)人: | 杭州华三通信技术有限公司 |
主分类号: | G06F1/04 | 分类号: | G06F1/04 |
代理公司: | 北京德琦知识产权代理有限公司 | 代理人: | 宋志强;麻海明 |
地址: | 310053浙江省杭州市高新技术产业*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 定时器 实现 方法 装置 | ||
技术领域
本发明涉及多核处理系统技术领域,尤指多核处理系统中的一种定时器实现方法和装置。
背景技术
目前,在多核网络通信设备中,通常采用数据平面和控制平面分离的一种非对称处理结构。即控制平面运行在一个或多个CPU上,并且运行一个完整的嵌入式操作系统,有完整的多任务管理、中断管理、时间管理和定时器管理等等;数据平面运行在其他的CPU上,没有操作系统或者是提供了很简单的资源管理,通常只是做简单的数据流处理和转发工作,无法提供协议软件中常需要使用的软件定时器机制。
随着处理业务复杂度的增加,数据平面在处理流程中不可避免要出现创建和删除定时的操作。如何提供一种可靠的、高效的、对数据平面的处理流程影响较小的数据平面的定时器机制,是改善多核网络通信设备性能的一个必须考虑的问题。但是,现有技术中并没有一种在非对称多核处理系统中给数据平面提供一种高效、可靠的定时器机制的方案。
发明内容
本发明提供了一种定时器实现方法,该方法为非对称多核处理系统中的数据平面提供了一种高效、可靠的定时器机制。
本发明还提供了一种定时器实现装置,该装置为非对称多核处理系统中的数据平面提供了一种高效、可靠的定时器机制。
为达到上述目的,本发明的技术方案具体是这样实现的:
本发明公开了一种定时器实现方法,该方法包括:
第一数据平面CPU在目标数据平面CPU的定时器空闲链表中获取一个新的定时器数据结构,设置所述定时器数据结构中的定时器参数;其中所述第一数据平面CPU设置的定时器参数包括目标数据平面CPU的标识、超时时间和超时处理函数;
第一数据平面CPU向控制平面CPU发送定时器创建消息;该定时器创建消息中携带与所述定时器数据结构对应的定时器标识;
控制平面CPU收到定时器创建消息后,根据其中的定时器标识,找到所述定时器数据结构,根据其中的目标数据平面CPU的标识,将该定时器数据结构加入目标数据平面CPU的定时器运行链表中,根据所述定时器数据结构中的超时时间检测定时器是否超时,是则根据所述定时器数据结构中的目标数据平面CPU的标识向目标数据平面CPU发送定时器超时消息;该定时器超时消息中携带所述定时器数据结构中的超时处理函数;
目标数据平面CPU接收到定时器超时消息时,根据其中的超时处理函数执行相应的处理;
其中,所述第一数据平面CPU与所述目标数据平面CPU是同一个CPU,或者是不同的CPU。
本发明还公开一种定时器实现装置,该装置包括:第一数据平面CPU、目标数据平面CPU和控制平面CPU,其中,
所述第一数据平面CPU,用于在目标数据平面CPU的定时器空闲链表中获取一个新的定时器数据结构,设置所述定时器数据结构中的定时器参数;其中所述设置的定时器参数包括目标数据平面CPU的标识、超时时间和超时处理函数;用于向控制平面CPU发送定时器创建消息;该定时器创建消息中携带与所述定时器数据结构对应的定时器标识;
所述控制平面CPU,用于在收到定时器创建消息后,根据其中的定时器标识,找到所述定时器数据结构,根据其中的目标数据平面CPU的标识,将该定时器数据结构加入目标数据平面CPU的定时器运行链表中;用于根据所述定时器数据结构中的超时时间检测定时器是否超时,是则根据所述定时器数据结构中的目标数据平面CPU的标识向目标数据平面CPU发送定时器超时消息;该定时器超时消息中携带所述定时器数据结构中的超时处理函数;
所述目标数据平面CPU,用于接收到定时器超时消息时,根据其中的超时处理函数执行相应的处理;
其中,所述第一数据平面CPU与所述目标数据平面CPU是同一个CPU,或者是不同的CPU。
由上述技术方案可见,本发明这种第一数据平面CPU在目标数据平面CPU的定时器空闲链表中获取一个新的定时器数据结构,设置所述定时器数据结构中的定时器参数;其中所述第一数据平面CPU设置的定时器参数包括目标数据平面CPU的标识;第一数据平面CPU向控制平面CPU发送定时器创建消息;该定时器创建消息中携带与所述定时器数据结构对应的定时器标识;控制平面CPU收到定时器创建消息后,根据其中的定时器标识,找到所述定时器数据结构,将该定时器数据结构加入目标数据平面CPU的定时器运行链表中的技术方案,为非对称多核处理系统中的数据平面提供了一种高效、可靠的定时器机制。
附图说明
图1是本发明实施例一种定时器实现方法的流程图;
图2是本发明实施例中创建定时器时的数据平面处理流程图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州华三通信技术有限公司,未经杭州华三通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910076616.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:数字信号处理器控制装置及其控制方法
- 下一篇:光电反馈摆动控制装置