[发明专利]电子互感器采样同步方法无效
申请号: | 200910110078.8 | 申请日: | 2009-11-10 |
公开(公告)号: | CN101788584A | 公开(公告)日: | 2010-07-28 |
发明(设计)人: | 郭鸿 | 申请(专利权)人: | 深圳市科陆电子科技股份有限公司 |
主分类号: | G01R15/18 | 分类号: | G01R15/18 |
代理公司: | 深圳市科吉华烽知识产权事务所 44248 | 代理人: | 胡吉科 |
地址: | 518057 广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电子 互感器 采样 同步 方法 | ||
技术领域
本发明涉及智能变电站采样领域,特别涉及一种电子互感器采样同步方法。
背景技术
电子互感器或光互感器是智能变电站和关键技术之一,它完全取代了常规的电磁互感器,电子互感器输出的不再是电流、电压模拟量信号,而是满足IEC61850-9和IEC60044-7/8标准的数字信号,这些数字信号在光纤中传输而不是电缆中传输,这个高速传输的网络就是在过程总线,传输的采样数据可以为系统所有IED设备所共享。当前,电子互感器传输的是单相电压或单相电流的采样数据,由于采样时刻的不一致,在过程总线中传递时就会带来相电流与相电流、相电压与相电压、相电流与相电压之间的角差,这个角差将严重影响功率、相序、差动电流、阻抗等关键参数的计算,目前解决问题的办法是采用合并单元解决,即依靠一个IED装置将收集到的所有数字信号通过一种计算方法(通常采用插值算法),使输出的任意一组采样数据看起来像是在同一个时刻采样得到的数据。但是,这样的实现方式使每个参数都需要一个电子互感器,使一组参数需要一个合并单元,这就导致了实施成本比较高;同时采用的计算方法较复杂,也容易导致误差明显。
发明内容
为了解决现有技术中的问题,本发明提供了一种电子互感器采样同步方法,解决现有技术中需要通过合并单元采样同步的问题。
本发明解决现有技术问题所采用的技术方案是:设计和制造一种电子互感器采样同步方法,包括以下步骤,(S1)将多路互感器集中并由单一主控单元进行控制;(S2)主控单元发出采样指令;(S3)A/D模数转换器进行采样,并获取采样信号;(S4)主控单元读取采样数据并设定下一次采样时间。
本发明进一步的改进是:所述步骤(S1)中,所述多路互感器的传感信号经过调制后,由同一个主控单元控制采样时刻。
本发明进一步的改进是:所述步骤(S3)中,所述A/D模数转换器分别连接多路互感器中的一路;所述A/D模数转换器对所述多路互感器进行采样。
本发明进一步的改进是:所述主控单元设定对多路互感器采样的采样时刻以及采样周期,所述采样周期为连续两次采样之间的时间间隔。
本发明进一步的改进是:所述多路互感器的各相可在一个单元或间隔内组合在一起。
本发明进一步的改进是:所述步骤(S4)之前还包括:采样信号进行高通滤波HPF处理再使用数字积分进行信号还原或/和采样信号进行高通滤波HPF处理进行信号还原。
本发明进一步的改进是:所述互感器包括电流互感器和电压互感器;所述互感器为中低压互感器。
本发明进一步的改进是:所述采样周期可通过主控单元进行调整。
本发明进一步的改进是:所述A/D模数转换器通过所述主控单元进行硬件同步采样。
本发明进一步的改进是:所述输出数字信号为两组,一组供测量用,一组供保护用。
本发明的有益效果是:本发明依靠硬件即可控制采样时刻,并且可以任意调整采样间隔或采样周期,无须依靠软件计算就简单地解决了采样同步问题;同时取消了合并单元,大大降低了互感器成本,提高数据的可靠性和置信度。
附图说明
图1是本发明电子互感器采样同步方法的流程图。
图2是现有电子互感器采样同步装置框图。
图3是本发明中电子互感器采样同步装置框图。
具体实施方式
下面结合附图对本发明作进一步说明。
以下先对现有技术进行说明。
在现有技术中,一般电子互感器采样同步方法都是通过合并单元来完成采样同步。如图2所示,一组参数需要一个合并单元,特别是在中低压系统时,采用合并单元的成本将会很高;同时,依靠一个IED装置将收集到的所有数字信号通过一种计算方法(通常采用插值算法),使输出的任意一组采样数据看起来像是在同一个时刻采样得到的数据。
以下对本发明作进一步说明。
如图1所示,一种电子互感器采样同步方法,包括以下步骤,S1将多路互感器集中并由单一主控单元进行控制;S2主控单元发出采样指令;S3A/D模数转换器进行采样,并获取采样信号;S4主控单元读取采样数据并设定下一次采样时间。
所述步骤S1中,所述多路互感器的传感信号经过调制后,由同一个主控单元控制采样时刻。
所述步骤S3中,所述A/D模数转换器分别连接多路互感器中的一路;所述A/D模数转换器对所述多路互感器进行采样。
所述主控单元设定对多路互感器采样的采样时刻以及采样周期,所述采样周期为连续两次采样之间的时间间隔。
所述多路互感器的各相可在一个单元或间隔内组合在一起。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市科陆电子科技股份有限公司,未经深圳市科陆电子科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910110078.8/2.html,转载请声明来源钻瓜专利网。