[发明专利]信息处理设备无效

专利信息
申请号: 200910140942.9 申请日: 2009-05-08
公开(公告)号: CN101620574A 公开(公告)日: 2010-01-06
发明(设计)人: 西田刚 申请(专利权)人: 株式会社东芝
主分类号: G06F12/14 分类号: G06F12/14
代理公司: 上海市华诚律师事务所 代理人: 丁利华
地址: 日本国东京*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 信息处理 设备
【权利要求书】:

1.一种信息处理设备,其特征在于,包括:

第一主件和第二主件;

非易失性存储器,被分配到第一存储器地址空间,并且包括用于存储管理信息的第一区,用于存储由所述第一主件使用的信息的第二区,以及用于存储由所述第二主件使用的信息的第三区,所述管理信息指示禁止由所述第一主件和所述第二主件的每一个访问所述第一区,允许仅由所述第一主件访问所述第二区,允许仅由所述第二主件访问所述第三区,以及允许仅由所述第二主件访问另一个非易失性存储器,所述另一个非易失性存储器被分配到所述第一存储器地址空间之后的第二存储器地址空间并且具有与所述第一存储器地址空间相同的存储器大小;

过滤器模块,被配置为,执行用于基于所述管理信息,允许或禁止从所述第一主件或所述第二主件发出的、对所述第一存储器地址空间或所述第二存储器地址空间的存储器存取请求的过滤处理;以及

存储器访问模块,被配置为,如果由已经通过所述过滤器模块的所述存储器访问请求指定的存储器地址属于所述第一存储器地址空间,则生成用于选择所述非易失性存储器的第一芯片选择信号,并且将所述存储器地址输出到连接所述非易失性存储器的存储器总线,并且被配置为,如果所述存储器地址属于所述第二存储器地址空间,则生成用于选择所述另一个非易失性存储器的第二芯片选择信号,并且将所述存储器地址输出到所述存储器总线,所述第一芯片选择信号和所述第二芯片选择信号之间的逻辑和输出被连接到所述非易失性存储器的芯片选择信号输入端子。

2.如权利要求1所述的信息处理设备,其特征在于,进一步包括另一个过滤器模块,被配置为按照在预定的寄存器中设定的访问控制信息,禁止从所述第二主件访问所述第二存储器地址空间,

其中所述第二主件是中央处理单元(CPU),并且所述第二主件被配置为判定所述信息处理设备的激活模式是否是用于通过使用维护程序更新所述管理信息或所述第一区中的所述信息的维护模式,并且被配置为,在所述激活模式不是所述维护模式的情况中,在所述寄存器中设定指示禁止访问所述第二存储器地址空间的访问控制信息,由此保护所述管理信息和所述第一区中的所述信息。

3.如权利要求2所述的信息处理设备,其特征在于,所述第二主件被配置为,如果所述信息处理设备的所述激活模式是所述维护模式,则执行用于确认所述维护程序的有效性的验证处理,并且在所述维护程序的所述有效性被确认的情况下,执行所述维护程序,并且所述第二主件被配置为,如果所述维护程序的所述有效性未被确认,则在所述寄存器中设定指示禁止访问所述第二存储器地址空间的所述访问控制信息,由此保护所述管理信息和所述第一区中的信息。

4.如权利要求2所述的信息处理设备,其特征在于,所述维护程序被配置为,通过经由所述第二存储器地址空间访问所述非易失性存储器,更新所述管理信息或更新所述第一区中的所述信息。

5.一种信息处理设备,其特征在于,包括:

主件;

中央处理单元;

非易失性存储器,被分配到第一存储器地址空间,并且包括用于存储管理信息的第一区,用于存储由所述主件使用的信息的第二区,以及用于存储由所述中央处理单元执行的基本输入/输出程序(BIOS)的第三区,所述管理信息包括指示禁止由所述主件和所述中央处理单元的每一个访问所述第一区的信息,指示允许仅由所述主件访问所述第二区的信息,指示允许仅由所述中央处理单元访问所述第三区的信息,和指示允许仅由所述中央处理单元访问另一个非易失性存储器的信息,所述另一个非易失性存储器被分配到所述第一存储器地址空间之后的第二存储器地址空间并且具有与所述第一存储器地址空间相同的存储器大小;

第一过滤器模块,被配置为,基于在预定的寄存器中设定的访问控制信息,过滤从所述主件或所述中央处理单元发出的、对所述第一存储器地址空间或所述第二存储器地址空间的存储器访问请求;

第二过滤器模块,被配置为,基于所述管理信息,过滤已经通过所述第一过滤器模块的存储器访问请求;

存储器访问模块,被配置为,如果由已经通过所述第二过滤器模块的所述存储器访问请求指定的存储器地址属于所述第一存储器地址空间,则生成用于选择所述非易失性存储器的第一芯片选择信号,并且将由所述存储器访问请求指定的所述存储器地址输出到连接所述非易失性存储器的存储器总线,并且被配置为,如果所述存储器地址属于所述第二存储器地址空间,则生成用于选择所述非易失性存储器的第二芯片选择信号,并且将所述存储器地址输出到所述存储器总线;

逻辑和运算电路,被配置为输出所述第一芯片选择信号和所述第二芯片选择信号之间的逻辑和输出到所述非易失性存储器的芯片选择信号输入端子;以及

控制模块,被配置为判定所述信息处理设备的激活模式是否是用于通过使用维护程序更新所述管理信息或所述第一区中的所述信息的维护模式,并且被配置为如果所述激活模式不是所述维护模式,则在所述寄存器中设定访问控制信息,所述访问控制信息指示禁止访问所述第二存储器地址空间,由此保护所述管理信息和所述第一区中的所述信息,并且被配置为,如果所述激活模式是所述维护模式,则由所述中央处理单元执行所述维护程序,而不必在所述寄存器中设定所述访问控制信息。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社东芝,未经株式会社东芝许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200910140942.9/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top