[发明专利]极性发送器中的调幅电路及其直流偏移的校准方法有效

专利信息
申请号: 200910148166.7 申请日: 2009-06-24
公开(公告)号: CN101753101A 公开(公告)日: 2010-06-23
发明(设计)人: 陈信宏;张湘辉;吴骏邦;林永裕;陈忠伟 申请(专利权)人: 联发科技股份有限公司
主分类号: H03C1/02 分类号: H03C1/02;H04L25/06;H04L27/02;H04L27/34;H04L27/36;H03M1/66
代理公司: 北京万慧达知识产权代理有限公司 11111 代理人: 葛强;张一军
地址: 中国台湾新竹科*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 极性 发送 中的 调幅 电路 及其 直流 偏移 校准 方法
【说明书】:

技术领域

本发明是有关于极性发送器(polar transmitter),更具体地,是有关于极性发送器中的调幅电路及其直流偏移的校准方法。

背景技术

传统极性发送器已在多种文献(如美国专利公开说明书No.20060089111,该说明书的部分内容作为参考在此引用)中得以揭示及讨论。此外,在传输系统中,联合调幅信号与调相信号是用于具有大范围电压输出电平(power outputlevel)的电源控制回路中,并满足严格的GSM数据传输率或GSM增强型数据传输率(Enhanced Data rates for GSM Evolution,EDGE)的频谱电波发射限制。在上述传输系统中,当将发送信号的调幅部分由数字域转换至模拟域时,需要较高的准确度。为满足对准确度的要求,典型的解决方法是使用具有11比特分辨率的数模转换器(Digital to Analog Converter,以下简称DAC),当美国专利公开说明书No.20060089111中的直流偏移需要较大的覆盖范围时,采用了具有更高分辨率(12比特或13比特)的DAC。然而,考虑到电路面积与电力消耗,使用这样的DAC(分辨率为12比特或13比特)成本较高。例如,12比特DAC的面积比11比特DAC的面积大一倍。

发明内容

有鉴于此,本发明提供至少一种极性发送器中的调幅电路及其直流偏移的校准方法,使用具有较小面积的DAC来实现直流偏移的校准。

本发明提供一种极性发送器中的调幅电路,包含:数模转换器,耦接于数字调幅信号;低通滤波器(Low Pass Filter,以下简称LPF),耦接于该数模转换器;互导级,耦接于该低通滤波器;以及校准模块,具有输入端及输出端,其中,该输入端耦接于该互导级,该输出端耦接于一节点,该节点位于该数模转换器与该互导级间的路径上;具体地,所述校准模块包含:校准单元,用以根据模拟调幅信号产生直流偏移校准信号,该模拟调幅信号是由该互导级所产生;以及加法单元,用以接收该直流偏移校准信号,并将该直流偏移校准信号加入该节点。

本发明另提供一种极性发送器中的直流偏移的校准方法,包含:于该极性发送器中提供调幅电路,该调幅电路包含数模转换器、低通滤波器、互导级及校准模块,其中,该低通滤波器耦接于该数模转换器,该互导级耦接于该低通滤波器,以及该校准模块具有输出端与耦接于该互导级的输入端;根据该互导级产生的模拟调幅信号产生直流偏移校准信号;以及接收该直流偏移校准信号,并通过该校准模块的该输出端将该直流偏移校准信号发送至一节点,该节点位于该数模转换器与该互导级间的路径上,从而校准该直流偏移。

本发明另提供一种极性发送器中的调幅电路,包含:数模转换器,耦接于数字调幅信号;低通滤波器,耦接于该数模转换器;互导级,耦接于该低通滤波器;以及校准模块,具有输入端及输出端,其中,该输入端耦接于该互导级,该输出端耦接于该数模转换器,用于根据该互导级产生的模拟调幅信号调整该数模转换器的参考电压电平,以移除该数模转换器的直流偏移覆盖范围,从而校准该调幅电路的直流偏移。

本发明另提供一种极性发送器中的直流偏移的校准方法,包含:于该极性发送器中提供调幅电路,该调幅电路包含数模转换器、低通滤波器、互导级及校准模块,其中,该低通滤波器耦接于该数模转换器,该互导级耦接于该低通滤波器,以及该校准模块具有耦接于该互导级的输入端与耦接于该数模转换器的输出端;根据该互导级产生的模拟调幅信号产生直流偏移校准信号;以及通过该校准模块的该输出端,将该直流偏移校准回馈至该数模转换器,以调整该数模转换器的参考电压电平,以移除该数模转换器的直流偏移覆盖范围,从而校准该直流偏移。

利用本发明所提供的极性发送器中的调幅电路及其直流偏移的校准方法,能够以较小面积的DAC实现对直流偏移的校准,从而降低电路成本与电力消耗。

附图说明

图1所示为根据本发明第一实施例的极性发送器10中的调幅电路100的简化方块示意图。

图2所示为在400KHz时调幅电路100的SDM-PLL 230对直流偏移的ORFS的简化示意图,其中,基带电路分别运作在16X与24X。

图3所示为应用于具有6比特分辨率的校准DAC的SAR算法的简化示意图。

图4所示为如图1所示的极性发送器10中的调幅电路100的第一变形的示意图。

图5所示为如图1所示的极性发送器10中的调幅电路100的第二变形的示意图。

图6所示为根据本发明第一实施例的调幅电路100的运作方式的极性发送器中的直流偏移的校准方法流程图。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200910148166.7/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top