[发明专利]一种快速提取SRAM时序库的方法无效
申请号: | 200910155077.5 | 申请日: | 2009-12-16 |
公开(公告)号: | CN101751496A | 公开(公告)日: | 2010-06-23 |
发明(设计)人: | 张培勇;黄雪维;潘虹;张杰;张强;应琦钢 | 申请(专利权)人: | 浙江大学 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 杭州天勤知识产权代理有限公司 33224 | 代理人: | 胡红娟 |
地址: | 310027 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 快速 提取 sram 时序 方法 | ||
1.一种快速提取SRAM时序库的方法,其特征在于,提取SRAM的 时序信息,所述SRAM的时序信息包括SRAM输入引脚信号上升和下降 时的建立时间和保持时间,以及SRAM输出引脚上升和下降时的延时;
提取每一种时序信息时,提取该时序信息的两个变量分别为极限值时 所对应的四个数值点;再利用插值法对所述的四个数值点进行填补,得到 具有7×7矩阵结构的SRAM时序库;
所述的SRAM输入引脚信号上升时的建立时间所对应的两个变量分 别为输入信号本身上升时的转换时间、时钟信号的转换时间;
所述的SRAM输入引脚信号上升时的保持时间的两个变量分别为输 入信号本身上升时的转换时间、时钟信号的转换时间;
所述的SRAM输入引脚信号下降时的建立时间的两个变量分别为输 入信号本身下降时的转换时间、时钟信号的转换时间;
所述的SRAM输入引脚信号下降时的保持时间的两个变量分别为输 入信号本身下降时的转换时间、时钟信号的转换时间;
所述的SRAM输出引脚信号上升时的延时的两个变量分别为时钟信 号的上升时转换时间以及自身的负载;
所述的SRAM输出引脚信号下降时的延时的两个变量分别为时钟信 号的下降时转换时间以及自身的负载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910155077.5/1.html,转载请声明来源钻瓜专利网。