[发明专利]用于判决反馈均衡器的加法器的输入控制电路无效
申请号: | 200910159910.3 | 申请日: | 2009-07-21 |
公开(公告)号: | CN101635576A | 公开(公告)日: | 2010-01-27 |
发明(设计)人: | 彭永州 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | H04B1/16 | 分类号: | H04B1/16;H04L25/03 |
代理公司: | 北京市德恒律师事务所 | 代理人: | 马佑平;马铁良 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 判决 反馈 均衡器 加法器 输入 控制电路 | ||
1、一种判决反馈均衡器(DFE)的加法器中的抽头电路,所述抽头电 路包括:
传输接收信号的差分对的第一和第二网络;
连接在第一节点和第一电源电压之间的校正源,所述校正源具有与抽 头权基本成比例的量级;
具有分别连接在所述第一节点和第二节点之间的源极和漏极的第一开 关晶体管;
具有分别连接在所述第一节点和第三节点之间的源极和漏极的第二开 关晶体管;
具有分别连接在所述第二节点和所述第一网络之间的源极和漏极的第 三开关晶体管;
具有分别连接在所述第二节点和所述第二网络之间的源极和漏极的第 四开关晶体管;
具有分别连接在所述第三节点和所述第一网络之间的源极和漏极的第 五开关晶体管;
具有分别连接在所述第三节点和所述第二网络之间的源极和漏极的第 六开关晶体管;
分别连接到所述第一和第二开关晶体管的栅极的第一和第二控制信 号,所述第一和第二控制信号彼此互补;
连接到所述第三和第六开关晶体管的栅极的第三控制信号;以及
连接到所述第四和第五开关晶体管的栅极的第四控制信号,所述第四 控制信号与所述第三控制信号互补。
2、根据权利要求1所述抽头电路,其中所述校正源为电流源。
3、根据权利要求1所述抽头电路,其中所述第一和第二控制信号由 DFE电路生成,并且所述第三和第四控制信号由DFE逻辑电路生成。
4、根据权利要求1所述抽头电路,其中所述第一和第二控制信号由 DFE逻辑电路生成,并且所述第三和第四控制信号由DFE电路生成。
5、一种判决反馈均衡器(DFE)的加法器中的抽头电路,所述抽头电 路包括:
传输接收信号的差分对的第一和第二网络;
连接在第一节点和第一电源电压之间的电流源,所述电流源具有与抽 头权基本成比例的量级;
具有分别连接在所述第一节点和第二节点之间的源极和漏极的第一开 关晶体管;
具有分别连接在所述第一节点和第三节点之间的源极和漏极的第二开 关晶体管;
具有分别连接在所述第二节点和所述第一网络之间的源极和漏极的第 三开关晶体管;
具有分别连接在所述第二节点和所述第二网络之间的源极和漏极的第 四开关晶体管;
具有分别连接在所述第三节点和所述第一网络之间的源极和漏极的第 五开关晶体管;
具有分别连接在所述第三节点和所述第二网络之间的源极和漏极的第 六开关晶体管;
分别连接到所述第一和第二开关晶体管的栅极的第一和第二控制信 号,所述第一和第二控制信号彼此互补;
连接到所述第三和第六开关晶体管的栅极的第三控制信号;以及
连接到所述第四和第五开关晶体管的栅极的第四控制信号,所述第四 控制信号与所述第三控制信号互补。
6、根据权利要求1或5所述抽头电路,其中所述第一电源电压为地。
7、根据权利要求6所述抽头电路,其中所述第一到第六开关晶体管为 NOMS晶体管。
8、根据权利要求1或5所述抽头电路,其中所述第一电源电压为高压 电源(VDD)。
9、根据权利要求8所述抽头电路,其中所述第一到第六开关晶体管为 PMOS晶体管。
10、根据权利要求5所述抽头电路,其中所述第一和第二控制信号由 DFE电路生成,并且所述第三和第四控制信号由DFE逻辑电路生成。
11、根据权利要求5所述抽头电路,其中所述第一和第二控制信号由 DFE逻辑电路生成,并且所述第三和第四控制信号由DFE电路生成。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910159910.3/1.html,转载请声明来源钻瓜专利网。